EDA技术及应用-实验5-4位加法计数器.docx

EDA技术及应用-实验5-4位加法计数器.docx

ID:59255684

大小:11.87 KB

页数:2页

时间:2020-09-08

EDA技术及应用-实验5-4位加法计数器.docx_第1页
EDA技术及应用-实验5-4位加法计数器.docx_第2页
资源描述:

《EDA技术及应用-实验5-4位加法计数器.docx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验五4位加法计数器一、实验目的1.掌握时钟信号、进程和BUFFER端口的运用;2.了解计数器的设计、仿真和硬件测试,进一步熟悉VHDL语句、语法及应用等。二、实验内容运用QuartusII集成环境下的VHDL文本设计方法设计4位加法计数器,进行波形仿真和分析、引脚分配并下载到实验设备上进行功能测试。三、实验步骤及参考程序实验步骤和方法参考实验一,引脚分配可参考下表。引脚名称引脚编号连接网络引脚名称引脚编号连接网络clkPIN_T10KEY1q[2]PIN_N15LED2q[0]PIN_R11L

2、ED4q[3]PIN_R10LED1q[1]PIN_U11LED3参考程序如下:entityCNT4isport(clk:inbit;q:bufferintegerrange15downto0);end;architecturebhvofCNT4isbeginprocess(clk)beginifclk'eventandclk='1'thenq<=q+1;endif;endprocess;endbhv;四、实验扩展及思考1.分析程序中各语句的功能和特点;2.比较各种端口类型以及如何应用;1.试设

3、计一个含异步清0和同步时钟使能的4位加法计数器。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。