8位全加器设计

8位全加器设计

ID:46391041

大小:127.50 KB

页数:3页

时间:2019-11-23

8位全加器设计_第1页
8位全加器设计_第2页
8位全加器设计_第3页
资源描述:

《8位全加器设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、基于原理图的8位全加器设计实验目的:熟悉利用QuartusII的原理图输入方法设计简单的组合电路,掌握层次化设计的方法,并通过一个8位全加器的设计把握利用EDA软件进行原理图输入方式的电子线路设计的详细流程。实验原理:一个8位全加器可以由8个1位全加器串行构成,即将低位加法器的进位输出cout与相临的高位加法器的最低位输入信号cin相接。试验任务:1.完成半加器和全加器的设计。2.建立一个更高层次的原理图设计,利用以上获得的1位全加器构成8位全加器,完成编译、综合、适配、仿真和硬件测试。实验步骤:一、1位全加器设计1.建立工程文件夹adder,路径d:adder。2.输入设计项目和存盘

2、原理图编辑输入流程如下:(1)打开QuartusII,选择file—>new命令,在弹出的窗口中选择blockdiagram/schematicfile选项,单击ok按钮后将打开原理图编辑窗口。(2)在编辑窗口中的任何一个位置上右击,将弹出快捷菜单,选择inset—>symbol命令,将弹出元件输入对话框。(3)单击“…”按钮,找到基本元件库路径d:/altera/90/quartus/libraries/primitives/logic项(假设软件安装在D盘),选中需要的元件,单击“打开”按钮,此元件即显示在窗口中,然后单击symbol窗口中的ok按钮,即可将元件调入原理图编辑窗口中。

3、也可以在name栏输入需要的元件名。调入好元件和引脚后,连接好电路,再输入各引脚名。(4)选择file—>saveas命令,选择刚才为自己的工程建立的目录d:adder,将已设计好的原理图取名为h_adder.bdf,并存盘此文件夹内。3.将设计好的项目设置成可调用的元件为了构成全加器的顶层设计,必须将以上设计的半加器h_adder.bdf设置成可调用的元件。在打开半加器原理图文件的情况下,选择file—>create/update—>createsymbolfileforcurrentfile命令,即可将当前文件h_adder.bdf变成一个元件符号存盘,以待高层次设计中调用。4.设

4、计全加器顶层文件打开一个原理图编辑窗口,方法同前。在新打开的原理图窗口中双击,在弹出的窗口中选择project选项,选择h_adder.bdf,并调入其他元件,连接好电路。以f_adder.bdf名存在同一路径d:adder中。二、8位全加器设计1.将刚设计好的1位全加器设置成可调用的元件,方法同上。2.调入元件,连接电路图,以8f_adder.bdf保存于同一路径d:adder中的文件夹中。3.将顶层文件8f_adder.bdf设置为工程。4.编译与仿真原理图与仿真波形分析:1.一位全加器原理图与仿真半加器原理图1位全加器原理图1位全加器仿真波形2.8位全加器原理图与仿真8位全加器

5、原理图8位全加器仿真波形

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。