全加器设计课件.ppt

全加器设计课件.ppt

ID:58553702

大小:886.00 KB

页数:46页

时间:2020-09-05

全加器设计课件.ppt_第1页
全加器设计课件.ppt_第2页
全加器设计课件.ppt_第3页
全加器设计课件.ppt_第4页
全加器设计课件.ppt_第5页
资源描述:

《全加器设计课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验一一位全加器设计1通信仿真之MAX+plusII应用1位全加器设计参考1实验目的熟悉利用MAX+plusII的原理图输入方法设计简单组合电路,掌握层次化设计的方法。2实验原理1位全加器可以用两个半加器及一个或门连接而成。先设计底层文件:半加器,再设计顶层文件全加器。2通信仿真之MAX+plusII应用3基本设计步骤任何一项设计都是一项工程(Project),都必须首先为此工程建立一个放置与此工程相关的文件的文件夹,此文件夹将被EDA软件默认为工作库(WorkLibrary)。一般不同的设计项目最好放在相应的文件夹中,注意,一个设计项

2、目可以包含多个设计文件。假设本项设计的文件夹取名为MY_Project,路径为D:MY_Project,MAX+plusII软件装在D盘maxplus2文件夹下。注意:文件夹名不能用中文,且不可带空格。步骤1:为本项工程设计建立文件夹3通信仿真之MAX+plusII应用(1)打开MAX+plusII,选菜单“File”→“New”。步骤2:输入设计项目和存盘4通信仿真之MAX+plusII应用(2)在弹出的“New”对话框中选择“FileType”中为原理图编辑输入项“GraphicEditorfile”,按“OK”后将打开原理图编辑

3、窗。步骤2:输入设计项目和存盘5通信仿真之MAX+plusII应用选择该项可建立一个图形输入文件文件格式使用默认格式:gdf可编辑用户生成的符号文件建立文本输入文件,如VHDL,VerilogHDL,mif文件可建立波形文件“New”对话框说明步骤2:输入设计项目和存盘6通信仿真之MAX+plusII应用(3)在原理图编辑窗中的任何一个位置上双击鼠标,将弹出输入元件项“EnterSymbol”的对话框。步骤2:输入设计项目和存盘图形编辑区图形编辑工具7通信仿真之MAX+plusII应用“EnterSymbol”对话框说明步骤2:输入设计

4、项目和存盘用户工作库,未存盘时为默认文件夹,此处已存盘到自己建立的文件夹元件符号名输入区,可直接输入所需元件的符号名库选择区,软件安装在D盘maxplus2文件夹下,除了用户工作库外,还有四种元件库,包含了基本逻辑元件库prim,如门、触发器等;宏功能元件库mf,如74系列等;参数可设置兆功能元件库mega_lpm,如LPM_FIFO;逻辑元件与宏功能元件扩展库edif等当前选中的库为用户工作库,末存盘时为默认文件夹当前选中库的元件列表区8通信仿真之MAX+plusII应用步骤2:输入设计项目和存盘(4)调入元件and2、not、xno

5、r、input和output。方法二:用键盘直接输入所需元件名,再单击“OK”按钮即可将元件调入原理图编辑窗中。方法一:用鼠标双击元件库“SymbolLibraries”中d:maxplus2maxplus2max2libprim项。在“SymbolFiles”窗口即可看到基本逻辑元件库prim中的所有元件,双击需要的元件即可调入原理图编辑窗中。9通信仿真之MAX+plusII应用步骤2:输入设计项目和存盘(5)排列好调入的元件,连接好原理图。连线方法:把鼠标放在A处变成十字形,按处左键保持十字形移至B处松开即完成连接。AB10

6、通信仿真之MAX+plusII应用步骤2:输入设计项目和存盘(6)分别在input和output的PIN_NAME上双击使其变黑色,再用键盘分别输入各引脚名:a、b、co、so。半加器表达式:进位:co=aandb和:so=axnor(notb)注意:半加器用原理图的实现方法很多,此处用同或的方法来实现。有兴趣的同学可以用其它的方法来实现。11通信仿真之MAX+plusII应用步骤2:输入设计项目和存盘(7)选择菜单“File”→“SaveAs”,选择刚才为自己的工程建立的目录D:MY_Project,将已设计好的图文件取名为:h_a

7、dder(注意后缀是.gdf),并存盘在此目录内。1、选择目录2、选择gdf后缀3、输入文件名12通信仿真之MAX+plusII应用步骤3:将设计项目设置成工程文件为了使MAX+plusII能对输入的设计项目按设计者的要求进行各项处理,必须将设计文件设置成当前Project。未设置时13通信仿真之MAX+plusII应用步骤3:将设计项目设置成工程文件设置后如果设计项目由多个设计文件组成,则应该将它们的主文件,即顶层文件设置成Project。14通信仿真之MAX+plusII应用步骤4:选择目标器件并编译(1)选择“Assign”菜单中

8、“Device”项,弹出Device对话框。15通信仿真之MAX+plusII应用步骤4:选择目标器件并编译(2)在Device对话框中选择ACEX1K系列EP1K30QC208-2目标芯片,点击“OK”。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。