时序逻辑电路分析与设计

时序逻辑电路分析与设计

ID:46262633

大小:1.51 MB

页数:91页

时间:2019-11-22

时序逻辑电路分析与设计_第1页
时序逻辑电路分析与设计_第2页
时序逻辑电路分析与设计_第3页
时序逻辑电路分析与设计_第4页
时序逻辑电路分析与设计_第5页
资源描述:

《时序逻辑电路分析与设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第11章时序逻辑电路的分析与设计XZQW组合电路存储电路外部输入信号外部输出信号驱动信号状态信号时序电路的框图:描述时序电路的三组方程:输出方程:Z(tn)=F[X(tn),Q(tn)]驱动方程:W(tn)=G[X(tn),Q(tn)]状态方程:Q(tn+1)=H[W(tn),Q(tn)]时序电路分类:根据存储单元的状态改变是否在统一的时钟脉冲控制下同时发生来分:同步时序电路;异步时序电路。根据输出信号的特点来分:米里(Mealy)型:输出信号不仅仅取决于存储电路的状态,而且还取决于外部输入信号。摩尔(Moore)型:输出信号仅仅取决

2、于存储电路的状态,而和该时刻的外部输入信号无关。11.1MSI构成的时序逻辑电路11.1.1寄存器和移位寄存器1.寄存器寄存器用途:暂时存放二进制数码.①4位D触发器寄存器(74175)1DC1QQR1DC1QQR1DC1QQR1DC1QQR11CPRDd1d2d3d4Q1Q1Q2Q2Q3Q3Q4Q4输入输出RDCPdQn+1Qn+10××011↑1101↑00110×QnQnQ1Q1Q2Q2Q3Q3Q4Q4d1d2d3d41DRC1RDCP②具有三态输出的四位缓冲数据寄存器(74173)74173功能表RDCPG1G2MNQ1Q2Q

3、3Q41×××00000000000d1d2d3d401×00Q1Q2Q3Q40×100Q1Q2Q3Q41××1×Z1D▽d1Q1d2Q2d3Q3d4Q4MNG1G2CP&&RENC1RD:为缓冲器符号;:三态符号。2.移位寄存器功能:存放代码;移位.分类:按移位方向分类:①单向移位寄存器;②双向移位寄存器.2)按输入输出的方式分类:①串入---串出;②串入---并出;③并入---串出;④并入---并出.移位寄存器组成:移位寄存器中的存储电路可用时钟控制的无空翻的D、RS或JK触发器组成。(1)单向移位寄存器a)串入---串/并

4、出单向移存器1DC1QF01DC1QF11DC1QF21DC1QF3Vi串行输入CP移位脉冲Q0Q1Q2Q3串行输出V0问题:若输入10110111,经过几个CP后可在VO收到完整数据?5个CP后四个触发器的状态?各触发器初态为0,Vi依次输入1→0→1→1时的波形图CPViQ0Q1Q2Q3101101011001010001000001b)串/并入---串出单向移存器RS1DC1QRS1DC1QRS1DC1QRS1DC1Q&D0SD&D1SD&D2SD&D3SDRDViCP接收V0串行输出串行输入移位脉冲F0F1F2F3工作原理:1

5、)串行输入RS1DC1QRS1DC1QRS1DC1QRS1DC1Q&D0SD&D1SD&D2SD&D3SDRDViCP接收V0串行输出串行输入移位脉冲0111112)并行输入:RS1DC1QRS1DC1QRS1DC1QRS1DC1Q&D0SD&D1SD&D2SD&D3SDRDViCP接收V0串行输出串行输入移位脉冲0011110000①清零②接收(以D0D1D2D3=1010为例)11100111001100(2)双向移位寄存器多功能双向移位寄存器741943,4DD0Q1Q2Q3Q0RRD1,4D3,4D3,4D3,4D2,4DD1

6、D2D3DSRDSLC41→/2←10}M03SASBCPSRG474194RDSASBCP功能0清零100保持101右移110左移111并行置数×××↑↑↑↑注意:清零为异步;置数为同步。3,4DQ1Q2Q3Q0R1,4D3,4D3,4D3,4D2,4DDSRC41→/2←10}M03SASBCLKSRG4741940111练习:试分析电路状态转换图,设初始状态为0000用两片74194接成八位双向移位寄存器3,4DD0Q1Q2Q3Q0RRD1,4D3,4D3,4D3,4D2,4DD1D2D3DSRDSLC41→/2←10}M03S

7、ASBCPSRG474194(1)3,4DD4Q5Q6Q7Q4R1,4D3,4D3,4D3,4D2,4DD5D6D7DSRDSLC41→/2←10}M03SRG474194(2)(1)串行加法器n位移存器(1)n位移存器(2)n+1位移存器(3)FAQ1DC1RXnYnDSRDSRCi-1CiSixiyiZn+1nn置数清零移位脉冲串行输出并行输出置数清零移出(1)(2)加移进(3)(2)串行累加器n位移存器(1)n位移存器(2)FAQ1DC1RXnCi-1CiSixiyin清零移位脉冲串行输出并行输出Zn置数(1)置数清零(1)移位

8、进(2)(1)再置数移位,加11.1.2计数器计数器功能:统计输入脉冲的个数.计数器除了直接用于计数外,还可以用于定时器、分频器、程序控制器、信号发生器等多种数字设备中.计数器分类:A:同步计数器;异步计数器。B:二进制

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。