时序逻辑电路分析与设计方法.ppt

时序逻辑电路分析与设计方法.ppt

ID:52656168

大小:351.01 KB

页数:21页

时间:2020-04-12

时序逻辑电路分析与设计方法.ppt_第1页
时序逻辑电路分析与设计方法.ppt_第2页
时序逻辑电路分析与设计方法.ppt_第3页
时序逻辑电路分析与设计方法.ppt_第4页
时序逻辑电路分析与设计方法.ppt_第5页
资源描述:

《时序逻辑电路分析与设计方法.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、§5-3时序逻辑电路分析与设计方法学习要点:时序电路分析方法时序逻辑电路分析与设计方法5-3-1时序逻辑电路的分析方法5-3-2时序逻辑电路的设计方法退出时序电路——任一时刻的输出状态不仅取决于该时刻的输入状态,还与前一时刻电路的状态有关,具有记忆功能。它主要由门电路和触发器构成。描述时序电路功能的方法——状态方程、状态转换真值表、状态转换图和时序图等。根据CP控制方式不同分为——同步:所有触发器的时钟输入端CP都连在一起;异步:触发器受不同时钟控制。5-3-1时序逻辑电路的分析方法1.同步时序逻辑电路的分析方法基本分析步骤如下:(1)根据逻辑图

2、写方程式。a)时钟方程各触发器CP信号的来源。(同步电路可以省略)b)输出方程时序电路的输出逻辑表达式,通常是现态的函数。c)驱动方程各触发器输入端的逻辑表达式。d)状态方程将驱动方程代入相应触发器的特性方程便得到该触发器的状态方程。(2)列状态转换真值表。将电路现态的各种取值代入状态方程和输出方程中进行计算,从而得到转换真值表。(3)电路逻辑功能的说明根据状态转换真值表来分析和说明电路的逻辑功能。(4)画状态转换图和时序图上述分析步骤可用下图描述。逻辑图时钟方程输出方程驱动方程状态方程状态转换真值表说明电路功能状态转换图时序图列方程列表分析画图

3、例5.3.1分析图示时序逻辑电路的逻辑功能,画出状态转换图和时序图,并检查电路能否自启动。解:由图可知,时钟脉冲CP加在每个触发器的时钟脉冲输入端上因此,它是一个同步时序逻辑电路,可不写时钟方程。(1)写方程式JKQFF0JKQFF1JKQFF2&CPQ0YQ1Q21)输出方程:2)驱动方程:3)状态方程:将驱动方程代入JK触发器的特性方程,得到:(2)列状态转换真值表:设电路的初始状态(现态)为=000,得到状态转换真值表(3)逻辑功能:电路共有6个状态,且按递增规律变化的,因此该时序电路是一个同步六进制加法计数器。现态次态输出Y0000010

4、00101000100110011100010010101010001(4)画状态转换图和时序图:Q1Q0Q2Q2Q1Q0000001100010011101/0/0/0/0/0/1111110/Y/0/1(5)检查电路能否自启动:110和111两个状态称为“无效状态”。如果由于某种原因而进入无效状态,只要继续输入CP,电路便会自动返回有效状态,则该电路能够自启动。否则不能自启动。由以上分析知,图示电路为能自启动同步六进制加法计数器学生练习:(P705-13)5-13试分析下图所示时序逻辑电路的逻辑功能。写出它的驱动方程、状态方程、输出方程,列出

5、状态转换真值表,并画出Q0~Q2和CO的波形,检查能否自启动。CPJKQFF0JKQFF1JKQFF2Q0Q1Q22.异步时序逻辑电路的分析方法注意:异步时序电路必须写出时钟方程。并且在计算电路次态时,各个触发器只有满足时钟条件后其状态方程才能使用例5.3.2分析图示电路的逻辑功能,并画出状态图和时序图。解:由图可知,这是一个异步时序逻辑电路。(1)写方程式1)时钟方程:CP0=CP,CP1=Q0,CP2=Q1Q2Q1Q0DQFF0DQFF1DQFF2CP2)驱动方程:D0=,D1=,D2=3)状态方程:DFF的特性方程Qn+1=D(CP上升沿有

6、效)将驱动方程分别代入特性方程,可得状态方程:现态次态时钟脉冲CP2CP1CP0000111↑↑↑111110↓↑110101↓↑↑101100↓↑100011↑↑↑011010↓↑010001↓↑↑001000↓↑(3)画状态图转换图和时序图:(2)列状态转换真值表(4)说明电路功能:在时钟脉冲CP的作用下,电路的8个状态按递减规律循环变化,电路具有递减计数功能,是一个异步3位二进制减法计数器。Q2Q1Q0000111011110100010001101CPQ2Q0Q15-3-2时序逻辑电路的设计方法按以下步骤进行:1.根据设计要求,设定状态,

7、画出原始状态转换图;2.状态化简;3.进行状态分配,列出状态转换的编码表;4.选择触发器类型,求出状态方程、输出方程和驱动方程;5.根据驱动方程和输出方程画逻辑图;6.检查电路能否自启动。例5.3.3设计一个同步3位二进制加法计数器。解(1)根据设计要求,设定状态,画状态转换图。由于是3位二进制(即8进制)计数器,因此,应有8个不同的状态。分别用S0,S1,…,S7表示,在状态为S7时输出Y=1。当输入第8个计数脉冲时,电路返回初始状态,同时,向高位计数器送出一个进位脉冲。S0S1S3S2S7S4S6S5/0/0/0/0/0/0/0/1(2)状态

8、化简:八进制计数器应有8个不同的状态,不需化简(3)状态分配:列状态转换编码表。有8个状态,需3个触发器。选用3位自然二进制加法计数编码

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。