数字电路实验报告 - 1

数字电路实验报告 - 1

ID:311180

大小:310.50 KB

页数:3页

时间:2017-07-21

数字电路实验报告 - 1_第1页
数字电路实验报告 - 1_第2页
数字电路实验报告 - 1_第3页
资源描述:

《数字电路实验报告 - 1》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字电路实验报告班级__________姓名___________学号___________________实验二计数器与译码显示电路一、实验目的1.了解计数器、译码器和数码管的逻辑功能。2.熟悉74LS161、74LS48和数码管各管脚功能。3.进一步掌握数字电路逻辑关系的检测方法。二、实验仪器和器材直流稳压电源一台,双踪示波器一台,万用表一块,基本逻辑电路实验板一块,包括:74LS002输入四与非门、74LS1614位二进制码计数器、74LS48BCD-7段译码器、数码管、发光二极管、导线若干。三、实

2、验原理3一、实验内容按图正确接线,并将测量结果填入表格。一、电路逻辑关系检测将74LS161的CLK管脚多次间断接入单个脉冲,管脚2每接一次,观察数码管显示的数字,并将结果填入表中。2脚接脉冲次数Q1Q2Q3Q4显示字型二、74LS161功能试验(1)异步置“0”功能:接好电源和地,将清除端接低电平,无论其他各输入端的状态如何,测试计数器的输出端。如果操作无误Q3~Q0均为0。3(3)计数位功能:将、、CET、CEP端均接高电平,CLK端输入脉冲,记录输出端状态。如果操作准确,每输入一个CP脉冲,计数器就

3、进行一次加法计数。计数器输入16个脉冲时,输出端Q3~Q0变为0000,此时进位输出端TC输出一个高电平脉冲。脉冲数二进制码译码器输出数码管显示Q3Q2Q1Q0abcdefg1234567890三、合理利用上述电路,实现任意进制(十进制以内)的计数及数码显示。附录:集成电路管脚图3

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。