Quartus-II实现全加全减器

Quartus-II实现全加全减器

ID:27312212

大小:599.41 KB

页数:5页

时间:2018-12-02

Quartus-II实现全加全减器_第1页
Quartus-II实现全加全减器_第2页
Quartus-II实现全加全减器_第3页
Quartus-II实现全加全减器_第4页
Quartus-II实现全加全减器_第5页
资源描述:

《Quartus-II实现全加全减器》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验2QuartusII实现全加全减器一.实验目的1、了解可编程数字系统设计的流程;2、掌握QuartusII软件的使用方法;3、掌握采用硬件描述语言设计数字系统的方法和流程。二、实验设备1、计算机:QuartusII软件;2、AlteraDE0多媒体开发平台。三、实验内容要求1:根据参考内容,用原理图输入方法实现一位全加器。1)用QuartusII波形仿真验证;2)下载到DE0开发板验证。要求2:参照参考内容,用741383-8译码器和7400与非门,用原理图输入方法实现一位全减器。1)用QuartusII波形仿真验证;

2、2)下载到DE0开发板验证。四.实验结果附:一位全加器电路图5仿真电路图1(全加器)仿真电路图2(全减器)5波形仿真图15波形仿真图2工程运行成功引脚示意图5五.实验心得1)整个实验并不难,难度在于软件的使用。第一次使用这个软件肯定会有很多不会的地方,不过我们慢慢看以及问同学总是可以解决的。2)通过这个实验,我们对与非门有了更深刻的理解,对设计电路也有了一些具体的实践,相信在以后的学习中,还可以取得更深入的了解。5

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。