欢迎来到天天文库
浏览记录
ID:1322623
大小:1.51 MB
页数:28页
时间:2017-11-10
《四位二进制减法计数器》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、沈阳理工大学成绩评定表学生姓名范文龙班级学号1103060217专业通信工程课程设计题目四位二进制减计数评语组长签字:成绩日期20年月日沈阳理工大学课程设计任务书学院信息科学与工程学院专业通信工程学生姓名范文龙班级学号1103060217课程设计题目四位二进制减法计数器(缺000000010010)实践教学要求与任务:1、了解数字系统设计方法2、熟悉VHDL语言及其仿真环境、下载方法3、熟悉Multisim环境4、设计实现四位二进制减法计数器(缺000000010010)工作计划与进度安排:第一周熟悉Multi
2、sim环境及QuartusⅡ环境,练习数字系统设计方法,包括采用触发器设计和超高速硬件描述语言设计,体会自上而下、自下而上设计方法的优缺点。第二周在QuartusⅡ环境中用VHDL语言实现四位二进制减法器(缺000000010010),在仿真器上显示结果波形,并下载到目标芯片上,在实验箱上观察输出结果。在Multisim环境中仿真实现四位二进制减法计数器(缺000000010010),并通过虚拟仪器验证其正确性。指导教师:201年月日专业负责人:201年月日学院教学副院长:201年月日沈阳理工大学摘要Quart
3、usII提供了完全集成且与电路结构无关的开发包环境,具有数字逻辑设计的全部特性,应用范围非常广泛,由于数字系统中高低电平分别用0和1表示,数字电路问题可以转化成逻辑问题,可以通过仿真电路表示出来,进行观察和研究,并且可以下载到实验箱上。此次课程设计我将使用VHDL设计一个四位二进制减法器。Multisim是美国国家仪器(NI)有限公司推出的以Windows为基础的仿真工具,适用于板级的模拟/数字电路板的设计工作。它包含了电路原理图的图形输入、电路硬件描述语言输入方式,具有丰富的仿真分析能力。在这次课设中我将用它
4、绘制出电路图,进行四位二进制减法器模拟。关键词:QuartusII;VHDL;Multisim;减法器沈阳理工大学目录一、课程设计目的1二、设计框图1三、实现过程21、quartusII实现过程21.1建立工程21.2编译程序71.3波形仿真111.4引脚锁定与下载151.5仿真结果分析162、multisim实现过程162.1求驱动方程162.2画逻辑电路图202.3逻辑分析仪的仿真212.4结果分析21四、总结23五、参考书目24沈阳理工大学一、课程设计目的1:了解四位二进制计数器工作原理和逻辑功能。2:掌
5、握计数器电路的分析、设计方法及应用。3:学会正确使用JK触发器。二、设计框图状态转换图是描述时序电路的一种方法,具有形象直观的特点,即其把所用触发器的状态转换关系及转换条件用几何图形表示出来,十分清新,便于查看。在本课程设计中,四位二进制减法计数器用四个CP上升沿触发的JK触发器实现,其中有相应的跳变,即跳过了000000010010三个状态,这在状态转换图中可以清晰地显示出来。具体结构示意框图和状态转换图如下:四位二进制减法计数器CP输入减法计数脉冲输出信号A:结构示意框图B:状态转换图-24-沈阳理工大学三
6、、实现过程1.QUARTUSII实现过程1.1建立工程.图1-1QUARTUS软件的启动界面(1)点击File–>NewProjectWizard创建一个新工程,系统显示如图5-2。-24-沈阳理工大学图1-2工程创建向导的启始页(2)点击Next,为工程选择存储目录、工程名称、顶层实体名等,如图1-3所示;(3)点击Next,若目录不存在,系统可能提示创建新目录,如图1-4所示,点击“是”按钮创建新目录,系统显示如图1-5所示;(4)系统提示是否需要加入文件,在此不添加任何文件;(5)点击Next,进入设备选
7、择对话框,如图1-6,这里选中实验箱的核心芯片CYCLONE系列FPGA产品EP1C6Q240C8;(6)点击Next,系统显示如图1-7,提示是否需要其他EDA工具,这里不选任何其他工具;(7)点击Next后,系统提示创建工程的各属性总结,若没有错误,点击Finish,工程创建向导将生成一个工程,这时软件界面如图1-8,在窗口左侧显示出设备型号和该工程的基本信息等。-24-沈阳理工大学图1-3输入工程名称、存储目录图1-4提示是否创建新文件夹-24-沈阳理工大学图1-5提示是否添加文件图1-6芯片型号选择-2
8、4-沈阳理工大学图1-7提示是否利用其他EDA设计工具-24-沈阳理工大学图1-8工程阐述汇总1.2编译程序为实现用一个拨码开关控制一个LED亮灭的功能,可用VHDL编写一个程序实现,具体操作过程如下:(1)点击File->New创建一个设计文件,系统显示如图1-9;-24-沈阳理工大学图1-9创建一个设计文件(1)选择设计文件的类型为VHDLFile;(2)点击OK,系统显示如图1-
此文档下载收益归作者所有