第2章-IO端口地址译码技术

第2章-IO端口地址译码技术

ID:82027943

大小:1.48 MB

页数:28页

时间:2022-11-02

上传者:胜利的果实
第2章-IO端口地址译码技术_第1页
第2章-IO端口地址译码技术_第2页
第2章-IO端口地址译码技术_第3页
第2章-IO端口地址译码技术_第4页
第2章-IO端口地址译码技术_第5页
第2章-IO端口地址译码技术_第6页
第2章-IO端口地址译码技术_第7页
第2章-IO端口地址译码技术_第8页
第2章-IO端口地址译码技术_第9页
第2章-IO端口地址译码技术_第10页
资源描述:

《第2章-IO端口地址译码技术》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

第2章IO端口地址译码技术第一页,编辑于星期五:十五点五十二分。

1§2.1I/O端口概述一。IO端口及其编码方式内存内存接口CPU系统总线:地址总线XA19-0,数据总线XD7-0,控制总线/XIOR……智能仪器接口通信接口过程控制接口输入接口输出接口外存接口数字化存储示 波器,数字化 万用表终端 调制解调器TTY电传机A/D转换器 开关量输入D/A转换器 开关量输出键盘数字化仪 光笔图形输入 声音输入 扫描仪点阵打印CRT显示 激光打印液晶显示 喷墨打印绘图仪X-Y记录仪硬盘软盘 光盘磁带系统总线接口第二页,编辑于星期五:十五点五十二分。

21.IO端口端口是接口电路中能被CPU直接访问的寄存器的地址。计算机给接口电路中的每个寄存器分配一个地址。IO操作指CPU对设备相关的IO端口的访问操作,而不是对IO设备的操作二。IO端口地址编码方式1、统一编址方式端口地址与存储器地址统一编址第三页,编辑于星期五:十五点五十二分。

3译 码 器CPUAB去存储器芯片去I/O接口芯片Y0---iYi+1---j优点:指令丰富,电路简单。缺点:外设占用存储器空间,内存容量减小。第四页,编辑于星期五:十五点五十二分。

4译 码 器8088CPU(最大模式)系统总线AB去存储器去I/O接口/Y0-i/Y0-j译 码 器/XMENR/XMEMW/XIOR/XIOW注:最大模式下系统的控制总线来源于总线控制器8288和DMA总线仲裁逻辑2、独立编址方式第五页,编辑于星期五:十五点五十二分。

5优点:存储器和外设都有自己的地址译码器,地址空间独立,互不影响。用专用的I/O指令访问I/O端口。三。独立编址方式的端口访问输入指令:INAL,n;n为8位IO端口地址INAL,DX;16位地址用DX间址输出指令:OUTn,ALOUTDX,AL第六页,编辑于星期五:十五点五十二分。

61.IO地址宽度IO地址在0000H-00FFH,称为8位地址宽度;IO地址在0100H-FFFFH,称为16位地址宽度说明:不论IO地址宽度是8位,还是16位,都可以用DX间接寻址;只有IO地址是8位宽度才能直接寻址。2.IO数据宽度当一次传输1个端口数据,即8位数据时,用AL累加器当一次传输连续2个端口数据,即16位时,用AX累加器第七页,编辑于星期五:十五点五十二分。

72.2IO端口地址分配一。IO接口硬件分类系统板(主板)上的IO芯片(如定时器,并口等等)IO扩展槽上的接口控制卡(声卡、网卡、软驱卡、显卡)二。IO端口地址分配参看表2.1表2.2三。IO端口地址选用的原则被系统配置已经占用的不可用计算机厂家声明保留的地址不要使用一般IBM实验卡用300H-31FH。第八页,编辑于星期五:十五点五十二分。

82.3I/O端口地址译码一。IO地址译码电路工作原理及作用输入信号:地址信号,控制信号输出信号:“选中”信号。原理:译码器根据地址和控制信号,产生选中信号。不同的地址控制组合,最多只可能使一根“选中”信号有效,该有效的选中信号用于打开它所连接的IO接口芯片的数据线与系统线的通路总开关。地址译码器地址信号控制信号“选中”信号第九页,编辑于星期五:十五点五十二分。

9“地址”信号线“控制”信号线“选中”信号线第十页,编辑于星期五:十五点五十二分。

10在这一段时间,3个控制信号没有同时有效,译码器“选中”信号线输出全部无效000000000000111111111111控制信号有效时,地址000时,仅/IOY0有效。其余选中线全无效第十一页,编辑于星期五:十五点五十二分。

11二。I/O端口地址译码方法:1.简单接口芯片,只含有一个端口,内部不带带译码器,译码器设计原则:由“IO地址”信号和“IO读/写”控制信号的不同组合实现。控制芯片内寄存器的入口或出口开关。第十二页,编辑于星期五:十五点五十二分。

12T1T2T3、TWT40026H号IO端口地址来自CPU内AL中的数据向IO端口写数据时(OUT0026H,AL)系统总线时序(假设(AL)=22H)CLKXA15-0XREADYXD7-00026H22H第十三页,编辑于星期五:十五点五十二分。

13T1T2T3、TWT40025H号IO端口地址来自0025H号IO端口的数据从IO端口读出数据(INAL,0025H)时系统总线时序((25H端口)=11H)CLKXA15-0XREADYXD7-011H0025H第十四页,编辑于星期五:十五点五十二分。

14外部译 码 器1个存储单元(8bit)8个&&/XIOW/XIORD0-7XA0-15单个端口IO芯片(如373)内部读写控制原理图8个同时控制8个3态门GOEXD0-7I写I读/Y控制线始终保持有效或不带控制线第十五页,编辑于星期五:十五点五十二分。

15二。I/O端口地址译码方法:2.多端口芯片(内部带译码器)由地址信号和控制信号的不同组合实现。其原则是:(2).低位地址线直接连接到I/O接口芯片,由内部译码器实现选中存储单元或IO端口。例如:8255内部有四个端口寄存器,则至少要留出2低位地址线用于8255内部寻找寄存器(1).高位地址与CPU的控制信号组合,经外部译码电路产生I/O接口芯片的片选信号(/CS),实现选中芯片(就是打开芯片内部译码器)。第十六页,编辑于星期五:十五点五十二分。

16译 码 器1个存储单元(8bit)8个&&/WR/RDD0-7A0~i存储器或IO接口芯片内部读写控制原理图/CS接自外部译码器“选中”线8个同时控制8个3态门内部选中线,用于选中1个IO端口/Y0I写I读外部译 码 器XAi+1~9/YnXA0-i第十七页,编辑于星期五:十五点五十二分。

17译 码 器1个存储单元(8bit)8个&&WRRDD0-7A0-i/CS8个同时控制8个3态门内部选中线,用于选中1个IO端口外译 码 器/XIOW/XIORXA0-iXAi+1--9多端口芯片与系统总线连接图XD0-7I写I读/Y0/Yn第十八页,编辑于星期五:十五点五十二分。

18三。IO端口地址译码电路设计1.固定式端口地址译码指一旦译码电路设计好,接口用到的IO地址不能更改例1某接口的IO端口地址为2F8H,在非DMA期间只读,为该接口设计译码器。分析:输入信号:XA0-XA9,XIOR,XAEN输出信号:一根选中信号/Y(因为该译码器仅为这一个接口电路服务)输入输出逻辑关系:第十九页,编辑于星期五:十五点五十二分。

19XA9XA8XA7XA6XA5XA4XA3XA2XA1XA0XAEN/XIOR+/Y当XA9-0=2F8H,/XIOR=0,XAEN=0时,/Y=0;否则/Y=1写出逻辑表达式:第二十页,编辑于星期五:十五点五十二分。

20例2。使用74LS138设计一个系统板上IO端口地址译码电路,并且让每个接口芯片内部可以有32个端口,非DMA期间可以访问接口芯片。分析:输入XA9-5,XAEN。因为低5位地址用来选中芯片内部端口,不作为外部译码器的输入。一片138只能译码3位地址,这里用138对XA7-XA5译码。输出8个芯片选中信号/Y0-/Y7。逻辑关系:XAEN=0,XA9XA8=00时,使译码器工作。XA7-XA5=000时,输出/Y0=0,其余全无效为1。XA7-XA5=001时,输出/Y1=0,其余全无效为1XA7-XA5=010时,输出/Y2=0,其余全无效为1……第二十一页,编辑于星期五:十五点五十二分。

21参看课本表2.574LS138的逻辑真值表,给出设计如下2.可选式端口地址译码例3。根据下图的可选式地址译码电路,分析开关不同状态时,输出选中信号对应的IO地址总结:为单个端口设计译码,一般对所有地址线译码;为芯片设计外部译码器,一般对高位地址译码,低位地址让芯片自己内部译码,选内部端口第二十二页,编辑于星期五:十五点五十二分。

22S0S1S2S3A74LS138/Y0B/Y1C/Y2/Y3/Y4/G2B/Y5/G2A/Y6G1/Y7XA2XA3XA4XA5/XAENA074LS85A1A2A3B0B1B2B3Oa=bIa=bIabVccXA6XA7XA8XA9分析:假如S0S1合上,S3S2断开。B3-0=1100,只有当XA9-6=1100时,74LS85Oa=b端才输出1。必须要使74LS138工作,则必须/XAEN=0,XA5=0。所以:要/Y0=0,必须XA9-2为11000000要/Y1=0,必须XA9-2为11000001……第二十三页,编辑于星期五:十五点五十二分。

23选中/Y0的地址是XA9-0为11000000XX,即300H-303H选中/Y1的地址是XA9-0为11000001XX,即304H-307H选中/Y7的地址是XA9-0为11000111XX,即31CH-31FH思考,如果开关S1S3合上,S2S0断开,选中/Y0-/Y7的地址分别是什么?第二十四页,编辑于星期五:十五点五十二分。

24思考:在PC机上设计接口,你设计的接口IO地址必须不能与其他设备接口IO地址冲突,你能想到用什么办法解决这个问题?第二十五页,编辑于星期五:十五点五十二分。

25方案一:先查PC机硬件说明书,看那些IO地址已经被占用。缺点是麻烦,且非PC机器厂家生产的设备(如扩展接口卡)地址,必须通过查该卡说明书才能了解它占用的IO地址。不可能!!你怎么知道你的卡被客户装在哪台机器上?客户计算机上装了哪些其它厂家的卡,你怎么能预先知道呢?客户买了你的卡回家能不能用只有靠运气了!天呐,那怎么办?!!哇!第二十六页,编辑于星期五:十五点五十二分。

26方案二:先查PC机硬件说明书,看哪些IO地址已经被PC机厂家的标准设备占用。再设计一个可选式译码器,万一和其它厂家的设备接口冲突,用跳线开关改变你的IO地址用以避免冲突缺点:麻烦,普通客户买了你的设备,你要求他回家跳线,对他来说难度太大。在486以前的计算机开发接口就是这么办的!!也要靠运气哦,万一怎么调整也无法避免冲突怎么办?别想啦,还能怎么办?退货,买其他厂家的卡试试运气呗,客户郁闷啊!!第二十七页,编辑于星期五:十五点五十二分。

27方案三:设计一种系统总线接口,任意一种新设备接口只要告诉总线接口需要多少IO地址,由系统总线接口自动给你分配所需数量的IO地址且不和已占用的IO地址冲突。总线接口统管计算机中所有IO地址的分配。只要我们能按照这种总线接口设计译码器,就能保证我们的卡插上任何一台这种总线的计算机就能用,绝对不会有地址冲突现象发生,这就是“即插即用”设计技术!!哇塞!太好了,我喜欢!!就是不会太难吧?现在的我还有点菜哦!!不会的啦,我们第一次微机接口实验就告诉你怎样在这样的总线上设计译码器,真的很爽哦!!第二十八页,编辑于星期五:十五点五十二分。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。
关闭