欢迎来到天天文库
浏览记录
ID:7785816
大小:1.97 MB
页数:2页
时间:2018-02-25
《数字电路与逻辑设计复习资料》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、1.十进制数(247)10=(?)2=(?)8=(?)16=(?)8421BCD。2.n位计数器所能构成的最大计数模值是?。3.555定时器构成的单稳态触发器,定时电路参数为:R=100KΩ,C=0.1mF,则它的输出脉冲宽度tW是?。4.随机存取存储器(RAM)芯片有15条地址线和8条数据线,这个存储器的存储容量是?。5.逻辑函数的与非-与非式是?,标准与或式(最小项表达式)是?。6.消除组合逻辑电路的冒险现象的方法有?(写出一种即可)。7.组合逻辑电路的逻辑特点是?。8.TTL或非门的一个输入端接高电平时,输出是?电平。9.随机存取存储器(RAM)的读写特点是?。11.
2、逻辑运算1+1和算术运算1+1分别是多少?12.请画出CMOS传输门的符号。13.461个1连续进行异或运算的结果是什么?14.CMOS门电路的最典型的特点是什么?15.TTL集电极开路与非门(OC门)最主要的应用是什么?16.试用公式法化简逻辑函数,写出其最简与或表达式。图117.试画出如图1(a)所示边沿D触发器构成的电路在(b)作用下输出端和的工作波形,设初始状态均为0。图218.试分析如图2所示电路,写出电路输出Y1和Y2的逻辑函数表达式,列出真值表,说明它的逻辑功能。19.试分析如图3所示用两片集成同步4位二进制计数器CT74161构成的计数器电路,分别列出Ⅰ、Ⅱ
3、两片的状态转移表和计数模值,说明该计数器的分频比。CT74161功能表见卷末附录。图320.试用集成同步十进制加法计数器CT74160,设计一个六进制计数器,列出状态转移表,并画出逻辑图。要求采用异步清除法。CT74160功能表见卷末附录。附录:CT74161(CT74160)功能表输入输出CTPCTTCPD0D1D2D3CO0××××××××0000010××↑d0d1d2d3.d0d1d2d31111↑××××计数110××××××保持11×0×××××保持0
此文档下载收益归作者所有