vivado 流水灯 实例

vivado 流水灯 实例

ID:6073150

大小:549.05 KB

页数:5页

时间:2018-01-02

vivado 流水灯 实例_第1页
vivado 流水灯 实例_第2页
vivado 流水灯 实例_第3页
vivado 流水灯 实例_第4页
vivado 流水灯 实例_第5页
资源描述:

《vivado 流水灯 实例》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、·Vivado高效设计案例分享------用vivado2014.2进行软硬件协同设计之流水灯··2014-07-2122:07 发表     系统分类:嵌入式系统     自定义分类:默认·标签:XILINX2硬件平台:zybo软件平台:vivado2014.2  先使用vivado2014.2进行硬件设计,使用IP核设计硬件。方法如下:1.点击vivado2014.2快捷键,新建工程,选择xz7c010clg400-1芯片。参考上篇博客,里面有新建工程的例子。2.工程新建完毕后,与上篇博客相同,新建bl

2、ock设计。3.addip。这里需要添加两个IP。1:zynq7processingsystem,2:axi_gpio。添加完两个IP核后,选择runblock。4.双击zynq7processingsystem,添加zybo_zynq_def.xml配置文件,去掉SD0,I2C0.usb0等设备。如下图5.设置完成后,点击ok。双击AXI_GPIO,勾选alloutputs。GPIOWidth选择4.如下图6.点击ok,完成后。点击runconnectionautomation。分别点击/axi_gpio

3、_0/s_axi.和/axi_gpio_0/gpio.完成自连接。生成连接图如下7.现在开始就要产生blockdesign,这个时间需要几分钟。接着CreateHDLwrapper。8.完成后,添加约束文件。9.点击next。创建约束文件,代码如下12345678set_propertyPACKAGE_PIND18[get_ports{gpio_rtl_tri_o[0]}]set_propertyIOSTANDARDLVCMOS33[get_ports{gpio_rtl_tri_o[0]}]set_prop

4、ertyPACKAGE_PING14[get_ports{gpio_rtl_tri_o[1]}]set_propertyIOSTANDARDLVCMOS33[get_ports{gpio_rtl_tri_o[1]}]set_propertyPACKAGE_PINM15[get_ports{gpio_rtl_tri_o[2]}]set_propertyIOSTANDARDLVCMOS33[get_ports{gpio_rtl_tri_o[2]}]set_propertyPACKAGE_PINM14[get_p

5、orts{gpio_rtl_tri_o[3]}]set_propertyIOSTANDARDLVCMOS33[get_ports{gpio_rtl_tri_o[3]}]10.点击flow下面的RUNsynthesis,完成后,点击RUNImplementation。这个过程需要花费一段时间。11.完成后,就可以generatebitstream。软化exporthardware。到这里硬件设计结束。12exporthardware后,选择launchsdk。开始软件设计。打开sdk后,如下图13.新建应用工

6、程,如下图14.点击next,新建helloworld工程。点击finish。完成新建工程。15.用如下的代码替换掉helloworld工程里面的代码+查看代码16.点击CTRL+S,然后RUNdebug(注意:在这里需要连接zybo板卡与pc机。并打开zybo的电源。)。这样就能看到流水灯在跑了。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。