Vivado中debug用法

Vivado中debug用法

ID:39348559

大小:1000.15 KB

页数:13页

时间:2019-07-01

Vivado中debug用法_第1页
Vivado中debug用法_第2页
Vivado中debug用法_第3页
Vivado中debug用法_第4页
Vivado中debug用法_第5页
资源描述:

《Vivado中debug用法》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、Vivado中debug用法由 技术编辑archive1 于星期四,07/16/2015-16:03发表Vivado和ISE相比ChipScope已经大幅改变,很多人都不习惯。在ISE中称为ChipScope而Vivado中就称为insystemdebug。下面就介绍Vivado中如何使用debug工具。Debug分为3个阶段:1.探测信号:在设计中标志想要查看的信号2.布局布线:给包含了debugIP的设计布局布线3.分析:上板看信号一探测信号探测信号有2种方法一种是直接在HDL源代码中用(*mark_debug=“true”*)标识出要探测的信号另一种是在综合过后的网表

2、文件中添加标志。1.在HDL源代码中添加标志然后点击openSynthesizedDesign然后点击Tools->SetUpDebug点击Next点击Add/RemoveNets点击find会出来所有信号。如果需要添加debug的信号,从左边框中选择所需信号,点击按钮加到右边来。如果需要去除不需要的debug信号,从右边框中选择所需信号,点击按钮就去除了。选好信号之后,在右下角点击Ok按钮。在此框中为所有debug信号选择时钟域,选择debug信号,右键选择SelectClockDomain。注意每一个时钟域对应一个单独的ILA2.0core。在此框中选择所需时钟,点击o

3、k点击next然后继续下面的Implement流程点击Save保存修改后的工程后面像以前一样等工程跑结束。2.在网表文件中添加标志网表文件添加标志,第一步也是打开综合后设计。如下图所示第二步是打开debug窗口OpensynthesizedDesign之后,有2种方法来标志debug信号(1)第一种方法是在Netlist窗口中选择信号,右键点击MarkDebug(2)第二种方法是在Tools中选择SetupDebug推荐使用此方法然后和前面一样继续跑工程。二上板调试 上板的时候选择Openhardwaresession,然后Openanewhardwaretarget选择n

4、ext选择next选择Next选择FPGA来配置文件注意移到另一台电脑看debug信号时,必须将debug_nets.ltx文件和bit文件一起移过去。如下图红框所示如果需要设置触发条件,选择Windows–>DebugProbes在DebugProbe窗口中选择需要设置的信号,然后设置触发条件。在TriggerPos中可以设置抓取到触发信号跳变前N个时钟周期可以被抓到

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。