中南大学数字电子技术总复习ppt课件.ppt

中南大学数字电子技术总复习ppt课件.ppt

ID:59862155

大小:220.00 KB

页数:32页

时间:2020-11-23

中南大学数字电子技术总复习ppt课件.ppt_第1页
中南大学数字电子技术总复习ppt课件.ppt_第2页
中南大学数字电子技术总复习ppt课件.ppt_第3页
中南大学数字电子技术总复习ppt课件.ppt_第4页
中南大学数字电子技术总复习ppt课件.ppt_第5页
资源描述:

《中南大学数字电子技术总复习ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、总复习一、逻辑代数基础二、门电路三、组合逻辑电路四、触发器五、时序逻辑电路六、半导体存储器七、数字系统的分析与设计八、可编程逻辑器件九、脉冲波形的产生与整形十、数-模和模-数转换一、各部分内容的分数比值:1、逻辑代数基础(8)10%2、门电路(6)------5~10%3、组合逻辑电路(8)---10~15%4、触发器(4)-------5~10%5、时序逻辑电路(10-12)-----15~20%6、半导体存储器(4)--------5~10%7、数字系统的分析与设计(6)---10~20%8、可编程逻辑器件(4)--------

2、-5%9、脉冲波形的产生与整形(4)------5%10、数-模和模-数转换(4)---------5%每章有考题,1、2、3部分占35%,4、5、7部分占40%,6、8、9、10部分占25%数字电子技术基础考试大纲(1)数字电子技术基础考试大纲(2)1、概念题(20%)概念、定义、基本原理、参数计算--填空、选择、判断2、基本题(60%)基本分析方法(40%)、基本设计方法(20%)3、综合题(20%)方法的综合、内容的综合、题型的变化二、试题类型数字电子技术基础考试大纲(3)课堂例题课堂练习布置作业习题课三、考试题出处掌握逻辑代

3、数的三种基本运算、五种复合运算(逻辑定义、表达式、真值表、逻辑符号、混合逻辑)掌握逻辑代数的公式、定理和规则掌握逻辑函数的几种表示方法及其相互转换,包括真值表、逻辑表达式、逻辑图、最小项表达式、卡诺图熟练掌握逻辑函数的两种化简方法(代数法、卡诺图法)掌握用与非门、或非门、与或非门实现逻辑函数的方法第一章逻辑代数基础了解TTL门电路(反相器)的电路结构、工作原理及有关特性(输入特性、输出特性、电压传输特性、输入负载特性)和参数(UOH、UOL、UTH、IIS、IIH)了解CMOS门电路(反相器)的电路结构、工作原理及有关特性(输入特性

4、、输出特性、电压传输特性、输入负载特性)和参数(UOH、UOL、UTH、IIS、IIH)掌握几种特殊结构的门电路的电路结构、工作原理及其应用(OC门、TSL门、TG门、模拟开关)第二章门电路1、写出反函数2、化简3、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。正确理解各种常用组合逻辑电路的逻辑功能,包括编码器、译码器、数据选择器、加法器、大小比较器、奇偶校验器掌握几块集成中规模组合逻辑电路的逻辑功能及应用(74LS138、74LS283、74LS153、74LS151、74LS14

5、8、74LS85)第三章组合逻辑电路掌握组合逻辑电路的分析方法SSIMSI+SSI掌握组合逻辑电路的设计方法SSIMSI+SSI设计1、设计一位十进制数的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。2、试设计一个8421BCD码的数值检测电路,要求当输入等于2或大于7时,电路输出为1,否则输出为0。3、试设计四位奇偶校验器。4、设计一个二位二进制数码乘法器,其中A=A1A0,B=B1B0,产生的积为Y3Y2Y1Y0。第四章触发器第五章时序逻辑电路正确理解各种触发器的电路结构及其动作特

6、点(基本型、同步型、主从型、边沿型)掌握各种触发器的逻辑功能(RSF、JKF、TF、T`F、DF的功能表、特性方程)掌握各种触发器的逻辑功能的相互转换(JKF、DF转换为TF、T`F等)正确理解各种常用时序逻辑电路的逻辑功能(寄存器、计数器)正确理解寄存器的并行置数、移位、环形移位、扭环形移位等逻辑功能;理解二进制加/减计数器的逻辑功能;正确理解十进制加/减计数器的逻辑功能。掌握几块集成中规模集成时序逻辑电路逻辑功能及其应用(74LS161、74LS160、74LS194、74LS290)熟练掌握同步时序逻辑电路的分析方法一般分析方

7、法(SSI)用MSI构成的任意计数器的分析异步时序逻辑电路的时序图分析方法了解异步二进制计数器、同步二进制计数器的构造方法了解移位、环形移位、扭环形移位寄存器的构造方法了解同步时序逻辑电路的一般设计方法(SSI)掌握用MSI设计任意进制计数器的方法掌握时序逻辑电路的设计方法例:已知电路及CP、A的波形如图所示,设触发器的初态均为“0”,试画出输出端B和C的波形。BC试用74LS161设计一计数器完成下列计数循环。分析:作用态:0111目标态:0001采用同步置数法电路如图所示,其中RA=RB=10kΩ,C=0.1μf,试问:1、在U

8、k为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?2、分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3、设Q3、Q2、Q1的初态为000,Uk所加正脉

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。