欢迎来到天天文库
浏览记录
ID:58885284
大小:5.51 MB
页数:58页
时间:2020-09-30
《EDA课件FPGA CPLD 结构与应用.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、EDA技术实用教程第3章FPGA/CPLD结构与应用3.1概述基本门组合电路时序电路图3-1基本PLD器件的原理结构图3.1概述3.1.1可编程逻辑器件的发展历程PROM(ProgrammableReadOnlyMemory)PLA(ProgrammableLogicArray)PAL(ProgrammableArrayLogic)GAL(GenericArrayLogic)EPLDCPLDFPGA3.1概述3.1.2可编程逻辑器件的分类图3-2PLD按集成度分类3.2简单可编程逻辑器件原理3.2.1电路符号表
2、示图3-3常用逻辑门符号与现有国标符号的对照3.2简单可编程逻辑器件原理3.2.1电路符号表示图3-4PLD的互补缓冲器图3-5PLD的互补输入图3-6PLD中与阵列表示3.2简单可编程逻辑器件原理3.2.1电路符号表示图3-7PLD中或阵列的表示图3-8阵列线连接表示3.2简单可编程逻辑器件原理3.2.2PROM图3-9PROM基本结构3.2简单可编程逻辑器件原理3.2.2PROM图3-10PROM的逻辑阵列结构3.2简单可编程逻辑器件原理3.2.2PROM图3-11PROM表达的PLD阵列图3.2简单可编程
3、逻辑器件原理3.2.2PROM图3-12用PROM完成半加器逻辑阵列3.2简单可编程逻辑器件原理3.2.3PLA图3-13PLA逻辑阵列示意图3.2简单可编程逻辑器件原理3.2.3PLA图3-14PLA与PROM的比较3.2简单可编程逻辑器件原理3.2.4PAL图3-16PAL的常用表示图3-15PAL结构图3-17一种PAL16V8的部分结构图图3-15PAL结构3.2.5GAL3.2简单可编程逻辑器件原理3.2.5GAL图3-15PAL结构3.2简单可编程逻辑器件原理3.2.5GAL图3-20寄存器模式组合
4、双向输出结构3.2简单可编程逻辑器件原理3.2.5GAL图3-21组合输出双向结构3.2简单可编程逻辑器件原理3.2.5GAL图3-22复合型组合输出结构3.2简单可编程逻辑器件原理3.2.5GAL图3-23反馈输入结构3.2简单可编程逻辑器件原理3.2.5GAL图3-24输出反馈结构3.2简单可编程逻辑器件原理3.2.5GAL图3-25简单模式输出结构3.3CPLD的结构与工作原理图3-25简单模式输出结构3.3CPLD的结构与工作原理图3-27MAX7128S的结构1.逻辑阵列块(LAB)3.3CPLD的结
5、构与工作原理2.宏单元MAX7000系列中的宏单元逻辑阵列乘积项选择矩阵可编程寄存器三种时钟输入模式全局时钟信号全局时钟信号由高电平有效的时钟信号使能用乘积项实现一个阵列时钟3.3CPLD的结构与工作原理图3-28共享扩展乘积项结构3.扩展乘积项3.3CPLD的结构与工作原理3.扩展乘积项图3-29并联扩展项馈送方式3.3CPLD的结构与工作原理4.可编程连线阵列(PIA)图3-30PIA信号布线到LAB的方式3.3CPLD的结构与工作原理5.I/O控制块图3-31EPM7128S器件的I/O控制块3.4FPG
6、A的结构与工作原理3.4.1查找表逻辑结构图3-32FPGA查找表单元图3-33FPGA查找表单元内部结构3.4.2Cyclone/CycloneII系列器件的结构与原理图3-34CycloneLE结构图3.4FPGA的结构与工作原理3.4.2Cyclone/CycloneII系列器件的结构与原理图3-35CycloneLE普通模式3.4.2Cyclone/CycloneII系列器件的结构与原理图3-36CycloneLE动态算术模式3.4.2Cyclone/CycloneII系列器件的结构与原理图3-37Cy
7、cloneLAB结构3.4.2Cyclone/CycloneII系列器件的结构与原理图3-38LAB阵列3.4.2Cyclone/CycloneII系列器件的结构与原理图3-39LAB控制信号生成3.4.2Cyclone/CycloneII系列器件的结构与原理图2-40快速进位选择链3.4FPGA的结构与工作原理3.4.2Cyclone/CycloneII系列器件的结构与原理图3-41LUT链和寄存器链的使用3.4FPGA的结构与工作原理3.4.2Cyclone/CycloneII系列器件的结构与原理图3-42
8、LVDS连接3.5硬件测试技术3.5.1内部逻辑测试图3-43边界扫描电路结构3.5.2JTAG边界扫描测试3.5硬件测试技术表3-1边界扫描IO引脚功能3.5.2JTAG边界扫描测试引脚描述功能TDI测试数据输入(TestDataInput)测试指令和编程数据的串行输入引脚。数据在TCK的上升沿移入。TDO测试数据输出(TestDataOutput)测试指令和编程数据的串行输出引脚,
此文档下载收益归作者所有