第四章微处理器8086的总线结构和时序ppt课件.ppt

第四章微处理器8086的总线结构和时序ppt课件.ppt

ID:58670456

大小:1.18 MB

页数:96页

时间:2020-10-05

第四章微处理器8086的总线结构和时序ppt课件.ppt_第1页
第四章微处理器8086的总线结构和时序ppt课件.ppt_第2页
第四章微处理器8086的总线结构和时序ppt课件.ppt_第3页
第四章微处理器8086的总线结构和时序ppt课件.ppt_第4页
第四章微处理器8086的总线结构和时序ppt课件.ppt_第5页
资源描述:

《第四章微处理器8086的总线结构和时序ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、1第4章微处理器8086的总线结构和时序教学重点最小组态下的引脚信号和总线形成最小组态下的总线时序微机系统总线24.18086的引脚信号和总线形成外部特性表现在其引脚信号上,学习时请特别关注以下几个方面:引脚功能——指引脚信号的定义、作用;通常采用英文单词或其缩写表示信号流向——指信号是从芯片向外输出,还是从外部输入芯片,抑或是双向的有效电平——指起作用的有效信号电平:高/低电平;上升/下降边沿有效三态能力——输出正常的低电平、高电平外,还可以输出高阻的第三态34.1.18086的两种组态模式两种组态构成两种不同规模的应用系统最小组态模式构成

2、小规模的应用系统8086本身提供所有的系统总线信号最大组态模式构成较大规模的应用系统,例如可以接入数值协处理器80878086和总线控制器8288共同形成系统总线信号44.1.18086的两种组态模式(续)两种组态通过MN/-MX引脚信号进行选择引脚MN/-MX——接高电平为最小组态模式引脚MN/-MX——接低电平为最大组态模式两种组态下的内部操作并没有区别IBMPC/XT机采用最大组态模式本书以最小组态展开基本原理58086的引脚12345678910111213141516171819204039383736353433323130292

3、827262524232221GNDAD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGNDVCCAD15A16/S3A17/S4A18/S5A19/S6-BHE/S7MN/-MX-RDHOLD(-RQ0/-GT0)HLDA(-RQ1/-GT1)-WR(-LOCK)M/-IO(-S2)DT/-R(-S1)-DEN(-S0)ALE-INTA-TESTREADYRESET808664.1.2最小组态的引脚信号数据和地址线读写控制引脚中断请求和响应引脚总线请求和响应引脚其它引脚7

4、1.数据和地址引脚AD15~AD0(Address/Data)地址/数据分时复用引脚,双向、三态在访问存储器或外设的总线操作周期中,这些引脚输出存储器或I/O端口的低/全16位地址A15~A0其他时间用于传送16位数据D15~D081.数据和地址引脚(续2)A19/S6~A16/S3(Address/Status)地址/状态分时复用引脚,输出、三态这些引脚在访问存储器的第1个时钟周期输出高4位地址A19~A16在访问外设的第1个时钟周期全部输出低电平(访问外设时不使用)其他时间输出状态信号S6~S392.读写控制引脚ALE(AddressLa

5、tchEnable)地址锁存允许,输出、三态、高电平有效ALE引脚高有效时,表示复用引脚:AD15~AD0和A19/S6~A16/S3正在传送地址信息由于地址信息在这些复用引脚上出现的时间很短暂,所以系统可以利用ALE信号将地址信息锁存起来102.读写控制引脚(续1)M/-IO(InputandOutput/Memory)I/O或存储器访问,输出、三态该引脚输出低电平时,表示CPU将访问I/O端口,这时地址总线A15~A0提供16位I/O口地址该引脚输出高电平时,表示CPU将访问存储器,这时地址总线A19~A0提供20位存储器地址112.读写

6、控制引脚(续2)-WR(Write)写控制,输出、三态、低电平有效有效时,表示CPU正在写出数据给存储器或I/O端口-RD(Read)读控制,输出、三态、低电平有效有效时,表示CPU正在从存储器或I/O端口读入数据122.读写控制引脚(续3)M/-IO、-WR和-RD是最基本的控制信号3者组合后,可产生4种基本的总线操作(周期)总线周期M/-IO-WR-RD存储器读高高低存储器写高低高I/O读低高低I/O写低低高132.读写控制引脚(续4)READY存储器或I/O口就绪,输入、高电平有效在总线操作周期中,8086CPU会在第3个时钟周期的前沿

7、测试该引脚如果测到高有效,CPU直接进入第4个时钟周期如果测到无效,CPU将插入等待周期TwCPU在等待周期中仍然要监测READY信号,有效则进入第4个时钟周期,否则继续插入等待周期Tw。142.读写控制引脚(续5)-DEN(DataEnable)数据允许,输出、三态、低电平有效有效时,表示当前数据总线上正在传送数据,可利用他来控制对数据总线的驱动DT/-R(DataTransmit/Receive)数据发送/接收,输出、三态该信号表明当前总线上数据的流向高电平时数据自CPU输出(发送)低电平时数据输入CPU(接收)152.读写控制引脚(续6

8、)-BHE/S7(ByteHighEnable/Status)最小组态模式下的输出信号它与A0一道,通过编码指示CPU在最小组态下的8种工作状态:163.中断请求和

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。