第3章8086微处理器ppt课件.ppt

第3章8086微处理器ppt课件.ppt

ID:58702182

大小:372.50 KB

页数:55页

时间:2020-10-04

第3章8086微处理器ppt课件.ppt_第1页
第3章8086微处理器ppt课件.ppt_第2页
第3章8086微处理器ppt课件.ppt_第3页
第3章8086微处理器ppt课件.ppt_第4页
第3章8086微处理器ppt课件.ppt_第5页
资源描述:

《第3章8086微处理器ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第3章8086/8088微处理器通过本章的学习,应该掌握以下内容:8086/8088微处理器的结构8086/8088在最大和最小模式下引脚功能8086/8088系统存储器的组织和堆栈8086/8088的操作时序8086:Intel系列的16位微处理器,16条数据线、20条地址线,可寻址地址范围220=1MB,8086工作时,只要一个5V电源和一个时钟,时钟频率为5MHz。8088:内部与8086兼容,也是一个16位微处理器,只是外部数据总线为8位,所以称为准16位微处理器。8088有20根地址线,所以可寻址的地址空间达220即1M字节。3.1

2、8086/8088微处理器的结构AHALBHBLCHCLDHDLSPBPDISI通用寄存器运算寄存器ALU标志执行部分控制电路123456CSDSSSESIP内部寄存器I/O控制电路地址加法器20位16位8位指令队列缓冲器外总线执行部件总线接口部件8086CPU结构图从功能上,8086内部分为两个部分:总线接口单元和执行单元一、总线接口部件功能:负责CPU与存储器、I/O接口之间的数据传送。具体功能有:(1)从取指令送到指令队列。(2)CPU执行指令时,到指定的位置取操作数,并将其送至要求的存储单元中。总线接口部件的组成:(1)四个段地址寄存

3、器CS,16位代码段寄存器;DS,16位数据段寄存器;ES,16位附加段寄存器;SS,16位堆栈段寄存器。3.18086/8088微处理器的结构(2)16位指令指针寄存器IP。(3)20位的地址加法器。(4)6字节的指令队列缓冲区。(8088有4字节的指令队列)说明:指令队列缓冲区:在执行指令的同时,将取下一条指令,并放入指令队列缓冲区中。CPU执行完一条指令后,可以指令下一条指令(流水线技术)。提高CPU效率。地址加法器:产生20位地址。CPU内无论是段地址寄存器还是偏移量都是16位的,通过地址加法器产生20位地址。3.18086/8088

4、微处理器的结构二、执行部件作用:主要作用就是负责执行指令。具体操作如下:(1)从指令队列中取出指令。(2)对指令进行译码,发出相应相应的控制信号。(3)接收由总线接口送来的数据或发送数据至接口。(4)进行算术/逻辑运算。执行部件的组成:(1)四个通用寄存器AX、BX、CX、DX。4个通用寄存器都是16位,每个通用寄存器又可作为两个8位寄存器来使用。3.18086/8088微处理器的结构(2)专用寄存器SP------堆栈指针寄存器;BP------基址指针寄存器DI------目的变址寄存器;SI-------源变址寄存器(3)算术逻辑单元A

5、LU完成8位或者16位二进制算术和逻辑运算,计算偏移量。(4)数据暂存寄存器协助ALU完成运算,暂存参加运算的数据。(5)执行部件的控制电路从总线接口的指令队列取出指令操作码,通过译码电路分析,发出相应的控制命令,控制ALU数据流向。3.18086/8088微处理器的结构(6)标志寄存器16位寄存器,其中有7位未用。D15D0OFDFIFTFSFZFAFPFCF进借位标志奇偶标志半进借位标志零标志符号标志单步中断中断允许方向标志溢出标志1-有进、借位0-无进、借位1-低8位有偶数个10-低8位有奇数个11-低4位向高4位有进、借位0-低4位向

6、高4位无进、借位1-结果为00-结果不为0三、8086/8088CPU执行程序的操作过程(1)20位地址的形成,并将此地址送至程序存储器指定单元,从该单元取出指令字节,依次放入指令队列中。(2)每当8086的指令队列中有2个空字节,8088指令队列中有1个空字节时,总线接口部件就会自动取指令至队列中。(3)执行部件从总线接口的指令队列首取出指令代码,执行该指令。(4)当队列已满,执行部件又不使用总线时,总线接口部件进入空闲状态。(5)执行转移指令、调用指令、返回指令时,先清空队列内容,再将要执行的指令放入队列中。3.18086/8088微处理

7、器的结构一、8086/8088微处理器的引脚功能根据所连的存储器和外设规模不同,CPU可以在两种模式下工作:系统的最小模式:系统中只有一8086/8088CPU。控制信号由微处理器直接产生。系统的最大模式:有两个或两个以上的CPU,8086/8088为主CPU,其它为协处理器8087/8089。控制信号由总线控制器产生。指令周期:执行一条指令所需要的时间。总线周期(机器周期):CPU通过总线与存储器或I/O接口进行一次数据传输所需的时间。T状态(时钟周期):CPU处理动作的最小单位。T1T2T3TWT4总线周期3.28086/8088微处理器

8、的引脚而当系统规模较大时,要求有较强的驱动能力,这样就需要两个获两个以上的微处理器。其中有一个是主处理器8086或8088,其它的处理器称为协处理器,它们协助主处理

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。