组合逻辑电路中的竞争冒险.ppt

组合逻辑电路中的竞争冒险.ppt

ID:56958433

大小:262.00 KB

页数:8页

时间:2020-07-21

组合逻辑电路中的竞争冒险.ppt_第1页
组合逻辑电路中的竞争冒险.ppt_第2页
组合逻辑电路中的竞争冒险.ppt_第3页
组合逻辑电路中的竞争冒险.ppt_第4页
组合逻辑电路中的竞争冒险.ppt_第5页
资源描述:

《组合逻辑电路中的竞争冒险.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、4.3组合逻辑电路中的竞争冒险4.3.1产生竞争冒险的原因4.3.2消去竞争冒险的方法L&1G2G1ALAA不考虑门的延时考虑门的延时LAAG2G1AAAL+=1≥1L不考虑门的延时考虑门的延时4.3组合逻辑电路中的竞争冒险有竞争现象不一定都会产生冒险,如果信号的传输途径不同,或各信号延时时间的差异,信号变化的互补性等原因都很容易产生冒险现象。竞争:当一个逻辑门的两个输入信号同时向相反的方向变化,而变化的时间有差异的现象.冒险:两个输入端的信号取值的变化方向是相反时,如门电路输出端的逻辑表达式简化成两个互补信号相乘或者相加,由竞争而可能

2、产生输出干扰脉冲的现象。4.3.1产生竞争冒险的原因当电路输出端的逻辑函数表达式,在一定条件下可以简化成两个互补信号相乘或者相加,即并且在互补信号的状态发生变化时可能出现冒险现象。或者竞争冒险就是因信号传输延迟时间不同,而引起输出逻辑错误的现象分析下图所示的逻辑电路是否会产生的竞争冒险.当A=B=1时L为两个互补信号相加,该电路存在竞争冒险。CCACCBL4.3.2消去竞争冒险的方法1.发现并消除互补变量ABC1&LB=C=0时为消掉AA,变换逻辑函数式为))((CABAL++=可能出现竞争冒险。AAF=BCBAACF++=2.增加乘积

3、项,避免互补项相加,当A=B=1时,根据逻辑表达式有CBACL+=当A=B=1时CBACL+=CBACL+=+ABCCL+=AB01A00010111LBC000111103.输出端并联电容器如果逻辑电路在较慢速度下工作,为了消去竞争冒险,可以在输出端并联一电容器,致使输出波形上升沿和下降沿变化比较缓慢,可对于很窄的负跳变脉冲起到平波的作用。4~20pF

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。