常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险

常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险

ID:42979543

大小:3.70 MB

页数:76页

时间:2019-09-26

常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险_第1页
常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险_第2页
常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险_第3页
常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险_第4页
常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险_第5页
资源描述:

《常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电子技术第三章第二部分:常用组合逻辑电路举例及组合逻辑电路中的竞争与冒险第十二讲常用组合逻辑电路的分析设计----加法器3.3常用组合逻辑电路:加法器、编码器、译码器、数据比较器、数据选择器、数据分配器3.3.1加法器P71~P73、P89~P93逻辑函数表达式:逻辑图(电路图):符号:P89P90P90(3)用4位加法器设计一个十进制(BCD码)1位加法器在某些计算机或计算器中,希望直接以十进制数进行运算,其输入是十进制BCD码形式,输出也是十进制BCD码,这样可以省去二进制与十进制之间的转换。C4S4S3S2S1CS`4S`3S`2S`1十进制和数00000000010

2、001000011001000010100110001110100001001010100101101100011010111001111100010000110011000110000000001000100001100100001010011000111010000100110001000011001100011101010010110111001111100101001102345678910111213141516171819第十三讲编码器3.3.2编码器就是实现编码操作的电路P74功能:允许同时在几个输入端有输入信号,编码器按输入信号排定的优先顺序或输入信号的轻重缓急

3、,只对同时输入的几个信号中优先权限最高的一个进行编码。P76使能输入端8—3线优先编码器真值表输入输出P79编码器级联应用举例:两片8线---3线优先编码器级联构成16线---4线优先编码器(见书本的连接图)。分析:由于高位片ST始终为0,故高位片始终处于工作状态。1、当高位片有输入时:则GS=0,EO=1,从而导致低位片ST=1,故低位片停止工作。2、当高位片无输入时:则GS=1,EO=0,从而导致低位片ST=0,故低位片处于工作状态。3.3.3译码器P801.概述第十四讲译码器相当于使能端E74LS138译码器74LS138译码器911共阳极共阴极共阳极用74LS138第十

4、五讲数据选择器3.3.4数据选择器P95方法二:第十六讲常用组合逻辑电路的分析设计----数据分配器数值比较器竞争与冒险3.3.5数据分配器P98数据输出3.3.6数值比较器P9333P100333

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。