实验一_实用计数器的VHDL设计说明.doc

实验一_实用计数器的VHDL设计说明.doc

ID:48444700

大小:706.00 KB

页数:36页

时间:2020-01-29

实验一_实用计数器的VHDL设计说明.doc_第1页
实验一_实用计数器的VHDL设计说明.doc_第2页
实验一_实用计数器的VHDL设计说明.doc_第3页
实验一_实用计数器的VHDL设计说明.doc_第4页
实验一_实用计数器的VHDL设计说明.doc_第5页
资源描述:

《实验一_实用计数器的VHDL设计说明.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、.word格式,实验一实用计数器的VHDL设计一.实验目的熟悉quartusII的VHDL文本设计流程全过程,学习计数器的设计,仿真,进一步了解异步的概念。二.实验原理实用的D触发器除含有时钟端CLK外,还含有异步清零端CLR和时钟使能端ENA。这里的异步并非时序逻辑的异步,而是指独立于时钟控制的复位控制端,在任何时候,只要CLR=’1’,此时D触发器的输出端即可清零,与时钟信号无关。三.程序LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL

2、;ENTITYCNT10ISPORT(CLK,RST,EN,LOAD:INSTD_LOGIC;DATA:INSTD_LOGIC_VECTOR(3DOWNTO0);DOUT:OUTSTD_LOGIC_VECTOR(3DOWNTO0);COUT:OUTSTD_LOGIC);ENDCNT10;ARCHITECTUREBEHAVOFCNT10ISBEGINPROCESS(CLK,RST,EN,LOAD),专业.专注..word格式,VARIABLEQ:STD_LOGIC_VECTOR(3DOWNTO0);BEGINIFRST='0'TH

3、ENQ:=(OTHERS=>'0');ELSIFCLK'EVENTANDCLK='1'THENIFEN='1'THENIF(LOAD='0')THENQ:=DATA;ELSEIFQ<9THENQ:=Q+1;ELSEQ:=(OTHERS=>'0');ENDIF;ENDIF;ENDIF;ENDIF;IFQ="1001"THENCOUT<='1';ELSECOUT<='0';ENDIF;DOUT<=Q;ENDPROCESS;ENDBEHAV;一.程序分析该程序的进程语句中含有两个独立的IF语句。第一个IF语句是非完整性条件语句,因而将

4、产生计数器时序电路;第二个IF语句产生一个纯组合逻辑的多路选择器。,专业.专注..word格式,一.RTL电路图二.工作时序图通过对上图的观察可知:(1)当计数器使能EN为高电平时允许计数;RST低电平时计数器被清零。(2)图中出现的加载信号LOAD由于是同步加载控制信号,其第一个负脉冲恰好在CLK的上升沿处,故将5加载于计数器,此后由5到9,出现了第一个进位脉冲。由于LOAD第二个负脉冲未在CLK上升沿处,故没有发生加载操作,而第3,第4个负脉冲都出现了加载操作,这是因为它们都处于CLK上升沿处。,专业.专注..word格式,

5、实验二LPM计数器模块使用方法一.实验目的熟悉调用quartusII中的LPM计数器,掌握流程的设置以及时序仿真。二.实验原理掌握LPM计数器的调用方法,流程的测试,同类宏模块的一般使用方法及不同特性的仿真测试方法。三.设计过程(1)LMP_COUNTER计数器模块文本调用,专业.专注..word格式,,专业.专注..word格式,,专业.专注..word格式,(2)生成的计数器文件LIBRARYieee;USEieee.std_logic_1164.all;LIBRARYlpm;USElpm.all;ENTITYCNT4BIS

6、PORT(aclr:INSTD_LOGIC;,专业.专注..word格式,clk_en:INSTD_LOGIC;clock:INSTD_LOGIC;data:INSTD_LOGIC_VECTOR(3DOWNTO0);sload:INSTD_LOGIC;updown:INSTD_LOGIC;cout:OUTSTD_LOGIC;q:OUTSTD_LOGIC_VECTOR(3DOWNTO0));ENDCNT4B;ARCHITECTURESYNOFcnt4bISSIGNALsub_wire0:STD_LOGIC;SIGNALsub_wi

7、re1:STD_LOGIC_VECTOR(3DOWNTO0);COMPONENTlpm_counterGENERIC(lpm_direction:STRING;lpm_modulus:NATURAL;lpm_port_updown:STRING;lpm_type:STRING;lpm_width:NATURAL);PORT(sload:INSTD_LOGIC;,专业.专注..word格式,clk_en:INSTD_LOGIC;aclr:INSTD_LOGIC;clock:INSTD_LOGIC;cout:OUTSTD_LOGIC

8、;q:OUTSTD_LOGIC_VECTOR(3DOWNTO0);data:INSTD_LOGIC_VECTOR(3DOWNTO0);updown:INSTD_LOGIC);ENDCOMPONENT;BEGINcout<=sub_wire0;q<=sub_wir

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。