欢迎来到天天文库
浏览记录
ID:28028276
大小:96.00 KB
页数:6页
时间:2018-12-07
《模60计数器vhdl设计实验》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、专业班级姓名_学号_成绩评定核容考内实验表现验告实报实验成果或答辩综合评定成绩成绩电气与信息学晚和谐勤奋求是创新实验教学考核和成绩评定办法1.课内实验考核成绩,严格按照该课程教学大纲中明确规定的比重执行。实验成绩不合格者,不能参加课程考试,待补做合格后方能参加考试。2.单独设立的实验课考核按百分制评分,考核内容应包括基本理论、实验原理和实验。3.实验考核N容包括:1)实验预习;2)实验过程(包括实验操作、实验记录和实验态度、表现);3)实验报告;权重分别为0.2、0.4、0.4;原则上根据上述三个方面进行综合评定。学生未取得1)和2)项成缋吋,第3)项成绩无效。4.
2、实验指导教师应严格按照考核内容分项给出评定成绩,并及时批改实验报告,给出综合成绩,反馈实验中出现的问题。实验成绩在教师手册中有记载。实验报告主要内容一.实验目的二.实验仪器及没备三.实验原理四.实验步骤五.实骏记录及原始记录六.数据处理及结论七.思考题八.实验体会(可选项)注:1.为丫节省纸张,保护环境,便于保管实验报吿,统一采用A4纸,实验报告建议双面打印(正文采用宋体五号字)或手写,右侧装订。2.实验类别指验证、演示、综合、设计、创新(研究)、操作六种类型实验。2.验证性劣验:是指为了使学生巩固课程基木理论知识而开设的强凋演示和证明,注熏实验结果(事丈、概念或理
3、论)的实验。3.综合性实验:是指实验内容涉及本课程的综合知识或本课程相关的课程知识的实验。4.设计性实验:足指给定实验目的、要求和实验条件,由学屯行设计实验力案并加以实现的实验。实验题目模60计数器VHDL设计实验实验室-教408实验时间2014年11月27日实验类别验证同组人数2一、实验目的1、掌握计数器的设汁原理和逻辑功能。2、学习用原理图输入法设计数字电路的方法和过程。3、掌握MAX+PLUSII开发系统编译、仿真和下载的过程。二、实验原理计数分同步计数器和异步计数器,本设计可以采用同步计数方式。在时钟脉冲的作用下,计数器进行加1计数操作,12个脉冲后计数器清
4、零并循环计数。三、实验内容1.利用语言输入法设计模60计数器进行调试。-Aasynchronousreset;;enableup;8421bcdcounter-module=60;libraryieee;useieee.std_logic_1164.all;useieee.std_logic_unsigned.all;ENTITYcntm60vISPORT(en:INstdjogic;clear:INstdjogic;elk:INstdjogic;cout:outstdjogic;qh:bufferstdJogic_vector(3downto0);ql:buffe
5、rstd_logic_vector(3downto0)ENDcntm60v;ARCHITECTUREbehaveOFcntm60vISBEGINcout<=,l,when(qh=,,0101,,andql="1001"anden=,l,)else,0';PROCESS(clk,clear)BEGINIF(clear=,O')THENqh<="0000";ql<="0000";ELSIF(clk'EVENTANDclk=,l,)THENif(en='l,)thenif(ql=9)thenql<="0000";if(qh=5)thenqh<="0000";elseqh<
6、=qh+l;endif;elseql<=ql+l;endif;endif;-endif(en)ENDIF;-endifclearENDPROCESS;ENDbehave;2.进行0标器件选择,管脚锁定并编译下载验证实验结果KAX.pkaD•c12^doalv-{cnfc*4«n-Symbol£d^or]MAx/platDRefditVW^TflemmtUtM^Th?公秘必总窃4S£>ukJKii•05XW4/12/4
此文档下载收益归作者所有