320240A液晶屏详细说明.pdf

320240A液晶屏详细说明.pdf

ID:48025376

大小:951.12 KB

页数:26页

时间:2020-01-27

320240A液晶屏详细说明.pdf_第1页
320240A液晶屏详细说明.pdf_第2页
320240A液晶屏详细说明.pdf_第3页
320240A液晶屏详细说明.pdf_第4页
320240A液晶屏详细说明.pdf_第5页
资源描述:

《320240A液晶屏详细说明.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、图形点阵液晶显示模块使用手册LCM320240ALCDMODULEUSERMANUAL1一.概述320240A使用功能强大的S1D13305(兼容RaiO8835)作为控制器。适配80系列和68系列MPU的两种操作时序电路,通过硬件设置,可选择二者之一。4位显示数据线,传输数据迅速;具有强大的作图功能;支持文本显示、图形显示以及图形和文本混合显示;具备简捷的MPU接口和功能齐全的控制指令集。采用COB工艺制作,结构稳固,使用寿命长。1.供电电压:5.0V±10%2.显示模式:320×240图形点阵3.内部

2、固化的160种5×7点阵的字符,用户最多可自建64个5×7点阵的字符4.文本显示、图形显示以及文本与图形混合显示功能二.外形尺寸1.外形图160.0±0.511.004.0152.3±0.311.0141.0±0.26.401.602.154.08.525.0V.A.122.0A.A.115.175.00?2-2.50200.360.33J148.26320*240dots87.0109.0±0.5104.7±0.3101.0±0.2V.A.92.0A.A.86.370.360.331122.86J40.

3、7384-?14.1411.0J21241.0*23=23.022.主要外形尺寸项目标准尺寸单位模块体积160L×109W×12Hmm视域122×92mm行列点阵数320×240dots点距离0.36×0.36mm点大小0.33×0.33mm三.硬件说明1.模块接口1)带控制器接口(J1)管脚名称符号电平功能描述1VSS0V电源地2VDD5.0V电源电压3V0负压液晶显示对比度调节端80时序:写信号;低有效4/WRH/L/WR=R/W,读写选择信号端时序:读信号;低有效5/RDH/L68时序:/RD=E,

4、操作使能信号6CSH/L片选信号;高有效A0(=RS高:选择指令寄存器H/L低:选择数据寄存器8RESETH/L复位信号;低有效9~~H/L数据总线16DB717,19BLA5V背光正18VEE负压负电源20BLK0V背光负32)带控制器带触摸屏接口(J2)管脚名称符号电平功能描述1RESETH/L复位信号;低有效80时序:读信号;低有效2/RDH/L68时序:/RD=E,操作使能信号80时序:写信号;低有效3/WRH/L68时序:/WR=R/W,读写选择信号端4CSH/L片选信号;高有效A0(=RS高:

5、选择指令寄存器5H/L)低:选择数据寄存器6DB0~~H/L数据总线13DB714VDD5.0V电源电压15VSS0V电源地16VEE负压负电源17V0负压液晶显示对比度调节端18DCLKH/LADS7843串行时钟信号19DOUTH/LADS7843串行数据输出20DINH/LADS7843串行数据输入21T-CSH/LADS7843片选信号,低有效22PENH/LADS784323BLA5V背光正24BLK0V背光负3)无控制器接口(J3)管脚名称符号电平功能描述1-4D0-D3H/L数据总线5DIS

6、.OH/L显示开关L:关H:开6FRMH/L帧信号7MH/L交流驱动信号8LPH/L行锁存信号9CPH/L数据移位信号10VDD5V电源电压11VSS0V电源地12VEE负压液晶驱动负电压输出13V0负压液晶显示对比度调节端14F.G—铁框地44)触摸屏接口(J4)管脚名称符号电平功能描述1DCLKH/LADS7843串行时钟信号2T-CSH/LADS7843片选信号,低有效3DINH/LADS7843串行数据输入4BUSYH/LADS7843忙信号输出5DOUTH/LADS7843串行数据输出6PENH

7、/LADS7843中断信号7IN3H/LADS7843辅助输入一8IN4H/LADS7843辅助输入二2.原理简图SRAMIC1X4SEG320COM240S1D13305320X240DOTSIC2X3POWERDCTODCCIRCUITCIRCUITLEDORCCFLBACKLIGHT3.最大工作范围1)逻辑工作电压(Vdd):5V±10%2)电源地(GND):0V3)LCD驱动电压(Vop):30Vmax4)输入电压:0~Vdd54.电气特性(测试条件,Vdd=5.0±10%)1)输入高电平(Vih

8、):0.8Vdd~Vdd2)输入低电平(Vil):Vss~0.2Vdd3)输出高电平(Voh):2.4Vmin4)输出低电平(Vol):0.4Vmax5)模块工作电流:<120mA(不含背光)6)侧白光工作电流:140mA四.模块主要硬件构成说明1.SEL1脚接低时选择Intel8080时序,接高时选择,M68002.忙标志(BF)MPU访问S1D13305不需要判断其是否“忙,S1D13305随时准备接受MPU访问并在内部时

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。