Quartus Ⅱ8.1入门教程(一个Verilog程序的编译和功能仿真)

Quartus Ⅱ8.1入门教程(一个Verilog程序的编译和功能仿真)

ID:38983149

大小:813.01 KB

页数:11页

时间:2019-06-22

Quartus Ⅱ8.1入门教程(一个Verilog程序的编译和功能仿真)_第1页
Quartus Ⅱ8.1入门教程(一个Verilog程序的编译和功能仿真)_第2页
Quartus Ⅱ8.1入门教程(一个Verilog程序的编译和功能仿真)_第3页
Quartus Ⅱ8.1入门教程(一个Verilog程序的编译和功能仿真)_第4页
Quartus Ⅱ8.1入门教程(一个Verilog程序的编译和功能仿真)_第5页
资源描述:

《Quartus Ⅱ8.1入门教程(一个Verilog程序的编译和功能仿真)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、QuartusⅡ8.1入门教程(一个Verilog程序的编译和功能仿真)QuartusⅡ是Altera公司推出的专业EDA工具,支持原理图输入、硬件描述语言的输入等多种输入方式。硬件描述语言的输入方式是利用类似高级程序的设计方法来设计出数字系统。接下来我们对这种智能的EDA工具进行初步的学习。使大家以后的数字系统设计更加容易上手。菜单栏快捷工具栏第一步:打开软件任务管理窗口信息栏工作区资源管理窗口l快捷工具栏:提供设置(setting),编译(compile)等快捷方式,方便用户使用,用户也可以在菜单栏的下拉菜单找到相应的选项。l菜单栏:软件所有功能的控制选项都

2、可以在其下拉菜单中找到。l信息栏:编译或者综合整个过程的详细信息显示窗口,包括编译通过信息和报错信息。11注意以下命名要一致。所建工程的保存路径第二步:新建工程(file>newProjectWizard)1工程名称:顶层模块名(芯片级设计为实体名),要求与工程名称相同如果有已经存在的文件就在该过程中添加,软件将直接将用户所添加的文件添加到工程中。工程名称2添加已有文件(没有已有文件的直接跳过next)113选择芯片型号(我们选择MAX3000A系列下的EPM3256AQC208-10芯片)(注:如果不下载到开发板上进行测试,这一步可以不用设置)选择芯片快速搜索

3、所需的芯片所选的芯片的系列型号4选择仿真,综合工具(第一次实验全部利用quartus做,三项都选None,然后next)11选择时序分析仪选择第三方仿真工具,如果使用Quartus内部仿真工具则选择none选择第三方综合工具,如果使用Quartus内部综合工具则选择none5工程建立完成(点finish)工程建立完成,该窗口显示所建立工程所有的芯片,其他第三方EDA工具选择情况,以及模块名等等信息。11第三步:添加文件(file>new>VHDLfile),新建完成之后要先保存。我们选择VerilogHDLFile设计文件格式既选择Verilog文本输入形式第四

4、步:编写程序以实现一个与门和或门为例,Verilog描述源文件如下:moduletest(a,b,out1,out2);inputa,b;Outputout1,out2;assignout1=a&b;assignout2=a

5、b;endmodule然后保存源文件;第五步:检查语法(点击工具栏的这个按钮(startAnalysis&synthesis))11语法检查成功,没有error级别以上的错误该窗口显示了语法检查后的详细信息,包括所使用的io口资源的多少等内容,相应的英文名大家可以自己查阅点击确定完成语法检查第六步:(锁定引脚,点击工具栏的(pinplann

6、er))(注:如果不下载到开发板上进行测试,引脚可以不用分配)顶层某块的输入输出口与物理的芯片端口想对应各个端口的输入输出类型双击location为您的输入输出配置引脚。11选择为使用端口选项卡第七步:整体编译(工具栏的按钮(startComplilation))该窗口给出综合后代码的资源使用情况既芯片型号等等信息。第八步:功能仿真(直接利用quratus进行功能仿真)1将仿真类型设置为功能仿真(Assignments>setting>SimulatorSettings>下拉>Function)11Functional表示功能仿真,既不包括时序信息,timinn

7、g表示时序仿真。加入线及寄存器的延时信息1建立一个波形文件:(new>VectorWaveformFile)添加波形文件作为信号输出文件,以便观察信号的输出情况11然后导入引脚(双击Name下面空白区域>NodeFinder>list>点击):点击产生端口列表点击如下图添加信号双击弹出右边的对话框接下来设置激励信号(单击>选择>Timing>Multipliedby1)我们自定义的输入信号设置输入信号周期设置仿真的开始及结束时间设置b信号源的时候类同设置a信号源,最后一步改为Multipliedby211然后要先生成仿真需要的网表(工具栏processing>G

8、enerateFunctionalSimulationNetlist)接下来开始仿真(仿真前要将波形文件保存,点击工具栏开始仿真):11由a,b两个信号经过我们设计的模块产生的结果观察波形,刚好符合我们的逻辑。功能仿真通过。第九步:下载(点击(Programmer),再点击HardwareSetup配置下载电缆,单击弹出窗口的“AddHardware”按钮,选择并口下载ByteBlasterMVorByteBlasterMVⅡ,单击“Close”按钮完成设置。CPLD器件生成的下载文件后缀名为.pof,点击下图所示方框,选中下载文件,然后直接点击start按钮开

9、始下载)点击该按钮开始下

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。