欢迎来到天天文库
浏览记录
ID:19524776
大小:1.13 MB
页数:31页
时间:2018-10-03
《quartus_ii和modelsim入门教程》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、使用Verilog设计的QuartusII入门指南.[ModelSim][QuartusII][Verilog]说明本文的部分章节,来源于本人翻译的TerasicDE2-115的英文入门文档。 平台硬件:艾米电子EP2C8-2010增强版套件软件:QuartusII10.0+ModelSim-Altera6.5e(QuartusII10.0)StarterEdition 内容·典型的CAD流程·开始·新建工程·录入Verilog设计·编译设计·引脚分配·仿真设计电路·编程及配置到FPGA器件·测试设计电路 典型的CA
2、D流程计算机辅助设计(CAD)软件,使得运用可编程逻辑器件实现所需逻辑电路,变得容易。比如现场可编程门阵列(FPGA)。典型的FPGACAD设计流程如图1所示。图1典型的FPGACAD设计流程 CAD流程包含以下步骤:·设计输入——所需电路可通过原理图方式或硬件描述语言方式(如Verilog或VHDL)进行设计。·综合——输入的设计被综合进入由逻辑元素(LEs,FPGA芯片提供)组成的电路中。·功能仿真——综合电路被测试以验证其功能是否正确,次仿真不考虑时序因素。·布局布线——CADFitter工具决定网表中定义的L
3、Es如何布置成FPGA芯片中的实际LEs。·时序分析——分析已布局布线电路中的不同路径的传播延迟,用以指示所需电路的性能。·时序仿真——测试已布局布线电路,验证其是否在功能和时序上都正确。·编程及配置——设计的电路,通过编程配置开关,被实现到一个物理的FPGA芯片。配置开关用于配置LEs和建立所需线路连接。 本指南介绍QuartusII软件的基本特征。展示如何使用Verilog硬件描述语言来设计和实现电路。使用GUI来实现QuartusII指令。通过本份指南,读者将学习到:·新建工程·使用Verilog代码录入设计·
4、将综合的电路布局到AlteraFPGA·分配电路的输入输出到FPGA上的指定引脚·仿真设计电路·编程配置艾米电子EP2C8核心板上的FPGA芯片 1.开始在QuartusII中设计的每个逻辑电路或子电路,叫做一个工程。软件每次运行一个工程,并将所有信息保存在单一文件夹中。欲开始一个新的逻辑电路设计,第一步就是新建一个文件夹来保存文件。为了保存本指南的设计文件,在D盘新建introtutorial文件夹。指南者运行的范例为一个简单的双路灯控电路。打开QuartusII软件,将看到类似于图2的画面。该显示画面包括若干窗口
5、,用户可使用鼠标选择,以访问QuartusII软件的相关功能。QuartusII提供的大多数命令都可用菜单形式来访问。例如,在图2中,在File标签下点击左键,可打开如图3所示的菜单。用左键单击Exit可退出QuartusII软件。图2QuartusII主体显示 图3File菜单一例 对于有些命令,需要连续访问两个或以上的菜单才可以使用。 1.1QuartusII在线帮助QuartusII软件提供了容易理解的在线文档,可解答许多在使用软件时遇到的问题。用户可通过选择Help>Search来快速访问帮助话题,在打开的对
6、话框中,可以输入关键字。另外一个方法是,内容感应帮助,以快速查找指定话题的文档。在大多数的应用中,按住键盘上的F1键将打开一个显示该应用的可用命令的帮助窗口。 2新建工程按如下步骤新建工程:1.选择File>NewProjectWizard,以打开图4所示窗口,可通过Don'tshowmethisintroductionagain跳过此窗口步骤。单击Next,出现图5所示窗口。图4引导的任务显示 图5创建新的工程 2.选择工作文件夹introtutorial,也可以使用您自己设定的文件夹。工程必须有一个名字,通常情
7、况下,与顶层设计实体的名字相同。如图5所示,选择light作为工程名和顶层实体名。单击Next。因为还没有创建introtutorial文件夹,QuartusII弹出一个对话框,询问是否新建所需文件夹,如图6所示。单击Yes,将会引出图7所示的窗口。图6创建新的工程文件夹与否? 图7添加用户指定设计文件 3.如果没有已存在的设计文件,单击Next,将会打开如图8所示的画面。图8选择器件家族和指定的器件 4.艾米电子EP2C8核心板采用的器件为CycloneIIEP2C8Q208C8。此处选择CycloneII器件家族
8、,器件为PQFP封装,有208个引脚,速度等级为8。单击Next,出现图9所示画面。图9指定第三方EDA工具 5.用户可指定一些第三方EDA工具。持续Simulation选用ModelSim-Altera,格式为VerilogHDL。单击Next,出现图10所示窗口。 6.设置一览如图10所示。单击Finish,返回QuartusII主体窗口。
此文档下载收益归作者所有