modelsim和questasim功能简介及应用

modelsim和questasim功能简介及应用

ID:10569492

大小:920.00 KB

页数:6页

时间:2018-07-07

modelsim和questasim功能简介及应用_第1页
modelsim和questasim功能简介及应用_第2页
modelsim和questasim功能简介及应用_第3页
modelsim和questasim功能简介及应用_第4页
modelsim和questasim功能简介及应用_第5页
modelsim和questasim功能简介及应用_第6页
资源描述:

《modelsim和questasim功能简介及应用》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、ModelSim是工业界最优秀的语言仿真器,它提供最友好的调试环境,是作FPGA、ASIC设计的RTL级和门级电路仿真的首选。它支持PC和UNIX、LINUX平台,是单一内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真,编译仿真速度业界最快,编译的代码与平台无关,便于保护IP核,具有个性化的图形界面和用户接口,为用户加快调试提供强有力的手段。全面支持VHDL和Verilog语言的IEEE标准,以及IEEEVITAL1076.4-95标准,支持C语言功能调用,C的模

2、型,基于SWIFT的SmartModel逻辑模型和硬件模型。ModelSim支持RTL仿真,门级仿真,时序仿真:主要特点:*采用直接编译结构,编译仿真速度最快;*单一内核无缝地进行VHDL和Verilog混合仿真;*与机器和版本无关,便于数据移植和库维护;*与机器无关的编译代码编于保护和利用IP;*简单易用和丰富的图形用户界面,快速全面调试;*Tcl/Tk用户可定制仿真器;*完全支持VHDL/Verilog国际标准,完全支持Verilog2001;*支持众多的ASIC和FPGA厂家库;*集成的Performanceanal

3、yzer帮助分析性能瓶颈,加速仿真;*灵活的执行模式,Debug模式可以进行高效的调试,效率模式大幅度提高仿真速度。*加强的代码覆盖率功能Codecoverage,能报告出statement、branch、condition、*expression、toggle、fsm等多种覆盖率情况,进一步提高了测试的完整性;*同一波形窗口可以显示多组波形,并且能进行多种模式的波形比较(WaveCompare);*先进的SignalSpy功能,可以方便地访问VHDL或者VHDL和Verilog混合设计中的下层模块的信号,便于设计调试;*

4、支持加密IP;*集成的C调试器,支持用C语言完成测试平台和模块;支持64位的OS;ModelSim用户界面:ModelSim设计流程:ModelSimcoverage验证:ModelSimDataflow窗口QuestaSim是第一个基于标准的单核验证引擎,集成了一个HDL模拟器,一个约束求解器,一个判断引擎,功能覆盖,以及一个通用的用户界面。主要特点:*内建单内核仿真器支持SystemVerilog、verilog、VHDL、PSL以及SystemC。*内建约束解释器支持Constrained-random激励生成,以实

5、现Testbench-Automation;*支持基于PSL,SystemVerilog语言断言的功能验证,支持业界最著名的0-inCheckware断言库功能验证*集成化支持功能覆盖率检查与分析*高性能的RTL和Gate-level仿真速度*支持用SystemVerilog和SystemC实现高层次testbench设计与调试*高性能集成化的混合语言调试环境加速对混合验证语言;(SystemVerilog,SystemC,PSL,VHDL,Verilog)的交叉调试与分析*基于标准的解决方案能支持所有的流程,便于保护验证

6、上的投资*提供最高性价比的功能验证解决方案QuestaAFV提供真正的混合语言验证QuestaAFV是以混合语言流程(mixedlanguageflow)为目标的单核心验证解决方案,它同时支持SystemVerilog、VHDL、PSL和SystemC,使设计人员能够选择最合适的语言。除此之外,与SystemVerilog验证能力的紧密连结,并将其用于受限随机(constrainedrandom)测试平台的产生以及功能覆盖率的验证也对VHDL使用者大有好处。QuestaSim用户界面与ModelSim类似,命令也完全兼容。

7、QuestaSimCoverage检查:QuestaSimDPIUseFlow:MentorGraphicsQuestaSim6.2b(单核验证引擎):QuestaSim是第一个基于标准的单核验证引擎,集成了一个HDL模拟器,一个约束求解器,一个判断引擎,功能覆盖,以及一个通用的用户界面。MentorGraphics新产品Questa突破设计验证障碍支持SystemVerilog、VHDL、PSL以及SystemCMentorGraphics宣布将推出Questa验证产品系列,这些新型验证工具支持测试平台自动化(testb

8、enchautomation)、覆盖率驱动式验证(Coverage-DrivenVerification,CDV)、以断言为基础的验证(Assertion-BasedVerification,ABV)和事务级建模(Transaction-LevelModeling,TLM)。新产品线目前包含两套产品,分

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。