毕业设计(论文)-基于FPGA的全数字锁相环设计

毕业设计(论文)-基于FPGA的全数字锁相环设计

ID:35588244

大小:1.99 MB

页数:40页

时间:2019-03-30

毕业设计(论文)-基于FPGA的全数字锁相环设计_第1页
毕业设计(论文)-基于FPGA的全数字锁相环设计_第2页
毕业设计(论文)-基于FPGA的全数字锁相环设计_第3页
毕业设计(论文)-基于FPGA的全数字锁相环设计_第4页
毕业设计(论文)-基于FPGA的全数字锁相环设计_第5页
资源描述:

《毕业设计(论文)-基于FPGA的全数字锁相环设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、毕业设计(论文)中文题目基于FPGA的全数字锁相环设计英文题目ThedesignofDPLLbasedonFPGA系别:年级专业:姓名:学号:指导教师:职称:2012年5月15日毕业设计(论文)诚信声明书本人郑重声明:在毕业设计(论文)工作中严格遵守学校有关规定,恪守学术规范;我所提交的毕业设计(论文)是本人在指导教师的指导下独立研究、撰写的成果,设计(论文)中所引用他人的文字、研究成果,均已在设计(论文)中加以说明;在本人的毕业设计(论文)中未剽窃、抄袭他人的学术观点、思想和成果,未篡改实验数据。本设计(论文)和资料若有不实之处,

2、本人愿承担一切相关责任。学生签名:年月日基于FPGA的全数字锁相环设计【摘要】本设计是设计一种二阶全数字锁相环,使用比例—积分算法代替传统锁相环路系统中的环路滤波,并使用相位累加器实现数控振荡器的功能。在实际工程中所应用的锁相环无论其功能和结构有何差别,其基本结构应该都由三个基本部件(鉴相器、环路滤波器和压/数控振荡器)构成。本设计的主要任务就是沿用此基本结构,在具体实现上采用了全新的控制和实现方法来设计这三大模块。该锁相环由FPGA实现,采用QuartuaII和ModelsimSE作为软件开发环境,其灵活性、速度优化和资源控制都能

3、够更好的体现。设计调试好此系统后,需进行后期的锁相环数据分析,记录分析的数据主要包括:分析锁相环系统的稳定性;分析系统的跟踪误差;通过调节比例和积分系数以调节系统稳定性和锁相速度,做好分析图表。【关键词】全数字锁相环(ADPLL),比例积分,FPGA,环路滤波ThedesignofDPLLbasedonFPGAAbstract:Thedesignistodesignasecond-orderdigitalphaselockedloop,usingtheproportional-integralalgorithminsteadofth

4、etraditionalPLLloopfilteranddigitallycontrolledoscillatorfunctionofthephaseaccumulator.Inpracticalengineeringapplicationofphase-lockedloop,regardlessoftheirfunctionandstructureofthedifferencebetweenthebasicstructureshouldconsistsofthreebasiccomponents(phasedetector,loo

5、pfilterandvoltage/numericallycontrolledoscillator).Themaintaskofthisdesignistoadoptthebasicstructureoftheconcreterealizationofanewcontrolandmethodstodesignthesethreemodules.Thephase-lockedloopimplementedbytheFPGA,usedQuartuaIIandModelsimSEasasoftwaredevelopmentenvironm

6、ent,itsflexibility,speedoptimizationandcontrolofresourcestobetterreflect.Designanddebugthissystem,theneedforlatephase-lockedloopdataanalysis.Recordingandanalyzingdataincluding:Analysisofphase-lockedloopsystemstability;analysisofthetrackingerror;toadjustthesystemstabili

7、tyandphase-lockedspeedbyadjustingtheproportionalandintegralcoefficients,goodanalysischart.KeyWords:ADPLL,Proportionalintegral,FPGA,Loopfilter.目录第一章绪论51.1课题背景及意义51.2国内外相关研究状况61.3FPGA技术与VerilogHDL语言简介7第二章软件方案选择论证82.1鉴相器(DPD)程序设计实现方案82.2环路滤波器(DLF)的程序设计的实现方案92.3数字振荡器(DCO)的

8、程序设计的实现方案92.4FPGA程序设计实现方案102.5软件设计系统时钟的选择10第三章锁相环系统介绍103.1锁相环系统的分类及性质103.1.1模拟锁相环103.1.2数字锁相环113.2锁相环的性质113.2.1带宽113.

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。