应用于频率综合器的多模分频器设计_詹海挺new

应用于频率综合器的多模分频器设计_詹海挺new

ID:34445575

大小:1.06 MB

页数:4页

时间:2019-03-06

应用于频率综合器的多模分频器设计_詹海挺new_第1页
应用于频率综合器的多模分频器设计_詹海挺new_第2页
应用于频率综合器的多模分频器设计_詹海挺new_第3页
应用于频率综合器的多模分频器设计_詹海挺new_第4页
资源描述:

《应用于频率综合器的多模分频器设计_詹海挺new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第31卷第6期杭州电子科技大学学报Vol.31,No.62011年12月JournalofHangzhouDianziUniversityDec.2011应用于频率综合器的多模分频器设计詹海挺,孙玲玲,高海军(杭州电子科技大学射频与电路系统教育部重点实验室,浙江杭州310018)摘要:该文给出了应用于频率合成器的多模分频器实现,电路采用了中芯国际65nm工艺,工作电压为1.2V。整个分频电路是基于源耦合结构实现的2/3双模分频器,可实现的分频模数范围为128-1023。仿真结果表明,在输入差分正弦电压峰峰值大于400

2、mV的情况下能对600MHz-4GHz频率范围内的信号实现分频。关键词:频率合成器;多模分频器;源耦合结构;双模分频器中图分类号:TN401文献标识码:A文章编号:1001-9146(2011)06-0001-040引言随着当今消费电子业类技术的发展和市场的需求,采用低成本的CMOS工艺实现无线收发系统的单芯片集成已成为学术界和工业界研究的热点。作为射频前端部分关键模块之一的频率综合器,其性能直接影响到接收机的灵敏度,相位噪声等指标。分频器是频率综合器的重要组成部分,基于吞脉冲计[1]数器的结构是目前广泛使用的分频器

3、结构。分频器的实现方式主要有真单相钟控电路和源耦合结构两种。真单相钟控电路技术采用动态CMOS技术,具有管子少、电路结构简单和功耗低等优点,但在[2]低电源电压下这种结构无法操作在较高频率。源耦合技术具有低摆幅,高速度,低噪声,抗干扰能力[3]强等优点,是一种基于差分结构的逻辑电路。本文采用源耦合结构和标准数字逻辑单元等设计了一种可应用于整数或分数频率综合器的多模分频器。1总体结构该电路由输入级、分频级和输出级3部分组成,其总体架构如图1所示:图1多模分频器总体架构收稿日期:2011-10-18作者简介:詹海挺(19

4、85-),男,浙江临海人,在读研究生,集成电路工程.2杭州电子科技大学学报2011年在频率综合器里,压控振荡器的输出差分信号经过输入级的隔直偏置电路,使差分信号偏置在分频级要求的直流偏置点。分频级实现分频功能,由9个2/3单元和逻辑门组成,其分频模数由P0、P1、…、P9控制。输出级电路完成输出信号的选择。2/3单元采用吞脉冲技术,能实现2分频或则3分频功能,其分频数由mod和P共同控制。当mod和P都为1时,2/3单元为一个3分频器,否则为2分频器。图1中的分频级,根据文献4的算法,OUT16787i8i9i的分频

5、数为2+∑2Pi,OUT2的分频数为2+∑2Pi,OUT3的分频数为2+∑2Pi,通过输出级的选i=0i=0i=09i择,Fout的分频数为∑2Pi。i=02模块电路2.1隔直偏置电路输入级是一个隔直偏置电路,由电容和电阻组成。电容C的作用是滤除VCO输出差分信号的直流成分,电阻R和偏置电压Vbias的作用是给差分信号提供直流偏置,以满足分频级对差分输入信号的直流要求,此处Vbias为950mV。这里电阻电容组成一个高通滤波器,频率小于1/2RC被滤掉而达不到分频级。此电路由于版图的布局考虑,选择了电阻R为679Ω,

6、电容C为1.066pF,可得频率大于221M的信号都将通过,远满足最低频率600M的要求。2.22/3分频单元2/3分频单元由预分频逻辑和吞控制逻辑组成,如图2所示:图22/3单元结构图预分频逻辑实现电路分频,吞脉冲控制逻辑实现电路控制。当modin为低时,吞脉冲控制逻辑反馈给预分频逻辑的电平为高电平;当modin为高,若吞控制逻辑检测到P为高,则吞控制逻辑会强制预分频逻辑吞掉Fin的额外一个周期,即为3分频;否则,则预分频逻辑仍保持在2分频状态。文献5提出了一种SCL结构锁存器的实现,该文进行了改进,用工作在线性区

7、的PMOS管作为负载,一个单输入D锁存器和一个与门组成一个双输入的D锁存器如图3、4所示。第6期詹海挺等:应用于频率综合器的多模分频器设计3图3单输入锁存器图4双输入锁存器2.3输出级电路输出级电路如图5所示,当P9为高电平,Fout选择OUT3;当P9为低电平,P8为高电平时,Fout选9i择OUT2;其它情况选Fout选择OUT1。从而Fout的分频数达为∑2·Pi。放大级电路是放大3路传输i=0门线与后的信号,以满足反相级的驱动电平要求。图5输出级电路3电路仿真结果及版图整个分频器电路采用smic65nm工艺实

8、现,除去PAD,分频器版图面积为160μm×73μm。加上PAD后的版图面积为709μm×559μm,功耗5mW。在输入差分正弦信号频率为600MHz-4GHz、输入峰峰值为400-500mV、工艺角为tt、ss、ff、sf、fs情况下,后仿真满足128-1023分频数的要求。如图6所示为分频器在压控振荡器输入频率为4G,输入电压峰峰值为400

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。