重理工集成电路设计原理思考题、作业、提问答案大全

重理工集成电路设计原理思考题、作业、提问答案大全

ID:30880873

大小:100.00 KB

页数:31页

时间:2019-01-04

重理工集成电路设计原理思考题、作业、提问答案大全_第1页
重理工集成电路设计原理思考题、作业、提问答案大全_第2页
重理工集成电路设计原理思考题、作业、提问答案大全_第3页
重理工集成电路设计原理思考题、作业、提问答案大全_第4页
重理工集成电路设计原理思考题、作业、提问答案大全_第5页
资源描述:

《重理工集成电路设计原理思考题、作业、提问答案大全》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、重理工集成电路设计原理思考题、作业、提问答案大全思考题典型PN结隔离工艺与分立器件NPN管制造工艺有什么不同(增加了哪些主•典型典型PNPN结隔离工艺与分立器件结隔离工艺与分立器件NPNNPN管制造工艺有什么不同管制造工艺有什么不同()要工序要工序)?增加工序的的目的是什么?答:分立器件NPN管制造工艺:外延一一氧一一次光刻一B掺杂一二氧f二次光刻->P掺杂一三氧一三次光刻一金属化一四次光刻。典型PN结隔离工艺:氧化一埋层光刻一埋层扩散一外延〜二氧f隔离光刻f隔离扩散、推进(氧化)一基区光刻f基区扩散、再分布(氧化)一发射区光刻一发射区

2、扩散、氧化一引线孔光刻f淀积金属f反刻金属f淀积钝化层f光刻压焊点f合金化及后工序。增加的主要工序:埋层的光刻及扩散、隔离墙的光刻及扩散。目的:埋层:1、减小串联电阻;2、减小寄生PNP晶体管的影响。隔离墙:将N型外延层隔离成若干个“岛”,并且岛与岛间形成两个背靠背的反偏二极管,从而实现PN结隔离。管的电极是如何引出的?集电极引出有什么特殊要求?1-1-2.NPN1-1-2.NPN管的电极是如何引出的?集电极引出有什么特殊要求?答:集成电路中的各个电极均从上表面引出。要求:形成欧姆接触电极:金属与参杂浓度较低的外延层相接触易形成整流接触

3、(金半接触势垒二极管)。因此,外延层电极引出处应增加浓扩散。典型PN结隔离工艺中隔离扩散为什么放在基区扩散之前而不放在基区扩•典型典型PNPN结隔离工艺中隔离扩散为什么放在基区扩散之前而不放在基区扩散或发射区扩散之后?答:由于隔离扩散深度较深,基区扩散深度相对较浅。放在基区扩散之前,以防后工序对隔离扩散区产生影响。14作业典型PN结隔离工艺中器件之间是如何实现隔离的?1-1-1.1-1-1.典型典型PNPN结隔离工艺中器件之间是如何实现隔离的?答:在N型外延层中进行隔离扩散,并且扩穿外延层,与P型衬底连通,从而将N型外延层划分为若干个“

4、岛”;同时,将隔离区接最低电位,使岛与岛之间形成两个背靠背的反偏二极管,从而岛与岛互不干涉、互不影响。通过以上两点实现了器件间的隔离。Kl・2•设典型PN结隔离工艺允许的最小线宽、外延层的厚度和各相关图形间的设典型PNPN结隔离工艺允许的最小线宽结隔离工艺允许的最小线宽、W,NPN晶体管图形和剖面结构图,W为1卩m和间距都为间距都为W画出最小面积画出最小面积NPNNPN品体管图形和剖面结构图晶体管图形和剖面结构图,并分别估算并分别估算wum时,在lcm2的芯片面积上可以制作多少各这种相互隔离的最小面积晶体0.50.5U时,在Icm21c

5、m2的芯片面积上可以制作多少各这种相互隔离的最小面积晶体管。答:9W,宽为5W,面积min为45W2。长为长为9W9W,宽为,宽为5W5W,面积,面积minmin为计算略。21-2思考题在N阱硅栅CMOS基本工艺中做连线有源区和多晶硅可否交叉通过?•在阱硅栅CMOSCMOS基本工艺中做连线有源IX和多晶硅可否交叉通过?答:不可以交叉通过。如果是多晶硅与有源区交叉,尚可利用硅栅自对准来注入有源区,有源区被多晶硅分隔成两个不相连通的有源区,符合工艺要求。但是,如果做金属连线有源区和多品硅交叉,会引起金属线正下方亦有杂质注入,即两个本来分隔的

6、有源区连通起来了,形成不了源区、漏区、沟道区,不符合工艺要求。CMOS基木工艺中有源区包括哪些区域,是如何刻蚀出来的?1-22在N阱硅栅阱硅栅CMOSCMOS基本工艺中有源区包括哪些区域,是如何刻蚀出来的?答:有源区包括:1,没有场区氧化层的区域;2,没有多晶硅氧化层的区域;3,没有表面光刻胶层的区域。(源区、漏区、沟道区、欧姆接触区)如何刻蚀出来:首先通过光刻场区、场区氧化、去氮化硅,确定场区氧化层的分布位置;再通过栅氧化、淀积多晶硅和反刻多晶硅,确定N+多晶硅的分布位置;最后通过光刻有源区,从而最终确定有源区位置。集成MOS管的衬底

7、电极与分立MOS器件的有何不同?引出时要注意什么?•集成集成MOSMOS管的衬底电极与分立管的衬底电极与分立MOSMOS器件的有何不同?引出时要注意什么?答:不同点:集成MOS管的衬底电极都从上表面引岀。而分立MOS器件衬底电极从下表面引出。注意点:由于P-Sub和N阱的掺杂浓度都较低,为了避免整流接触,电极引出处必须有浓掺杂区,尽量形成欧姆接触。1・2作业阱硅栅CMOS基本工艺中的有源区包括哪些区域?1-2-1.N1-2-1.N阱硅栅阱硅栅CMOSCMOS基本工艺中的有源区包括哪些区域?答:在N阱硅栅CMOS基木工艺中有源区包括源区(

8、S)、漏区(D)、沟道区(G)、欧姆接触区。形成MOS管源漏区需要哪些光刻掩膜版?源漏区注入时有哪些介质做掩•形成形成MOSMOS管源漏区需要哪些光刻掩膜版?源漏区注入时有哪些介质做掩蔽层?答:需要的掩膜版

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。