集成电路设计原理课前提问.docx

集成电路设计原理课前提问.docx

ID:55777726

大小:112.64 KB

页数:2页

时间:2020-06-06

集成电路设计原理课前提问.docx_第1页
集成电路设计原理课前提问.docx_第2页
资源描述:

《集成电路设计原理课前提问.docx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、3月18日课前提问1.说出典型PN结隔离工艺用到的光刻掩膜版(mask)名称及其作用?2.典型PN结隔离工艺中器件间的隔离是如何实现的?埋层有什么作用?3.典型PN结隔离工艺中隔离扩散为什么放在基区扩散之前而不放在基区扩散或发射区扩散之后?3月20日课前提问1.在N阱硅栅CMOS基本工艺中NMOS管的源漏区注入窗口是如何刻出来的?2.在N阱硅栅CMOS基本工艺中采用局部氧化的目的是什么?采用的场区注入又有哪些作用?3.说出N阱硅栅CMOS基本工艺用到的光刻掩膜版(mask)名称及其作用?3月25日课前提问1.NPN管在发射极条长相同的情况下,双基极双集电极形与单基极条形相比较有哪些特点

2、?2.测试时NPN晶体管的饱和压降如果偏高,应如何改进设计?3.在N阱硅栅CMOS基本工艺中,引线孔、通孔和钝化窗口的作用分别是什么?3月27日课前提问1.阐述典型PN结隔离工艺中N+埋层的作用?2.抑制寄生MOS管的影响主要是通过采取工艺措施还是版图设计措施?抑制寄生PNP管的影响主要又是哪类措施?为什么?3.在设计集成电路版图时,N+有源区连线可否与金属连线交叉通过?N+有源区连线可否与多晶连线交叉通过?为什么?4月1日课前提问1.对宽长比远大于1的MOS管设计为插指状有哪些好处?2.在N阱硅栅CMOS基本工艺中,寄生可控硅结构有什么危害?如何抑制其危害?3.单纯减小工艺特征尺寸对

3、MOS器件会有哪些不良影响?为什么?4月3日课前提问1.下列哪些器件在典型PN结工艺下不能实现?为什么?N+埋层对他们分别有什么影响?NPN管,超增益NPN管,隐埋齐纳二极管肖特基二极管,衬底PNP管,横向PNP管2.设计电阻图形的条宽时应该考虑哪些因素?基区电阻和基区沟道电阻的主要差别有哪些?4月8日课前提问1.典型PN结隔离工艺中器件间的隔离是如何实现的?埋层有什么作用?2.集成电路版图必须遵循设计规则进行设计,不能大于设计规则中定义的最小条宽和最小间距。制作集成电路所用的光刻掩膜版是依据集成电路版图制作的,所以集成电路版图的图层与光刻掩膜版之间存在一一对应的关系。4月10日课前提

4、问1.双极型集成电路中集电极电位相同的晶体管都可以放在同一个隔离区中;N阱CMOS集成电路中所有NMOS管具有共同的衬底,而所有的PMOS管也都具有共同的衬底。这段话有什么错误?2.采用N阱硅栅CMOS工艺设计集成电路版图时可采用哪些措施来抑制闩锁效应的发生?

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。