实验十九十进制计数器cd4017

实验十九十进制计数器cd4017

ID:30864127

大小:158.30 KB

页数:8页

时间:2019-01-03

实验十九十进制计数器cd4017_第1页
实验十九十进制计数器cd4017_第2页
实验十九十进制计数器cd4017_第3页
实验十九十进制计数器cd4017_第4页
实验十九十进制计数器cd4017_第5页
资源描述:

《实验十九十进制计数器cd4017》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实验十九、十进制计数器CD4017逻辑功能测试一、实验目的1、学习用集成触发器构成计数器的方法2、掌握中规模集成计数器的使用及其测试方法3、掌握CD4017计数器的逻辑功能及使用方法二、实验预习要求1、复习有关计数器部分内容2、拟出各实验内容所需的测试记录表格3、查手册,给出并熟悉实验所用各集成的引脚排列及逻辑功能。三、实验设备与器件1、+5V直流电源2、双踪示波器3、连续脉冲源4、单次脉冲源5、逻辑电平开关6、逻辑电平显示器7、译码显示器8、CD4017B四、实验原理1、计数器是一个用以实现计数功能的时序部件,它不仅可用来计数脉

2、冲数,还常用作数字系统定时、分频和执行数字运算以及其他特定的逻辑功能。计数器种类很多,按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器。根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等。目前,无论是TTL还是CMOS集成电路,都有品种较齐全的中规模集成计数器。2、中规模十进制计数器CD4017B有清除和置数等功能,其引脚排列及逻辑符号如>3247101Q0Q1(2P14Q2Q3Q4INH12Q51J15

3、691112Q6Q7(:R15Q8Q9CO◎SS输入输出CPINHCRQ°-Q9coXXH计数脉冲为Qo-霍时:CO二HtLL计数HILLXL保持计数脉冲为Q3-Q9时:CO=LXHL1XLXtLCD4017:十进制计数器/脉冲分配器CD4017是5位Johnson计数器,具有10个译码输出端,CP、CR、INH输入端。时钟输入端的斯密特触发器具有脉冲整形功能,对输入时钟脉冲上升和下降时间无限制。INH为低电平时,计Ql-Q9(Pin3,2,4,7,10,1,5,6,9,11),为解码后的时进制输出接脚,被计数到的值,其输出为Hi

4、,其余为Lo电位ob>CARRYOUT数器在时钟上升沿计数;反之,计数功能无效。CR为高电平时,计数器清零。CD4017有16支脚,除电源脚VDD及VSS为电源接脚,输入电压范围为3-15V之外,其余接脚为:A、频率输入脚:CLOCK(Pinl4),为频率信号的输入脚。B、数据输岀脚:a、(Pinl2),进位脚,当4017计数10个脉冲之后,CARRYOUT将输岀一个脉波,代表产生进位,共串级计数器使用°D、控制脚:a、CLEAR(Pinl5):清除脚或称复位(Reset)W,当此脚为Hi时,会使CD4017的Q0为”1”,其余Q

5、1-Q9为”0”。b、CLOCKENABLE(PinB),时序允许脚,当此脚为低电位,CLOCK输入脉波在正缘时,会使CD4017计数,并改变Q1-Q9的输出状态。在elk有效沿的作用下Q0〜Q9依次输出一个正脉冲RESETCLUCKENABLE‘8"CARRYOUTCLOCK"ACD4017时序图五、实验内容测试CD4017十进制计数器的逻辑功能。1、按照CD的引脚图连接电路,其中8脚接地、16脚接+5V电源。2、将低位elk端接单次脉冲源,clk/en接地、输出Q0-Q9接逻辑电平显示输入插口。清零后,逐次送人单次脉冲,观察并

6、记录Q0〜Q9状态。3、将单次脉冲改为1Hz的连续脉冲,观察Q0〜Q9的状态。4、加入IKHz的连续脉冲,用双踪示波器观察elk、Q0〜Q9端波形,并描绘。六、实验报告附:实验报告一、实验目的1、学习用集成触发器构成计数器的方法2、掌握中规模集成计数器的使用及其测试方法3、掌握CD4017计数器的逻辑功能及使用方法二、实验原理、内容、方案计数器是一个用以实现计数功能的时序部件,它不仅可用来计数脉冲数,还常用作数字系统定时、分频和执行数字运算以及其特定的逻辑功能。十进制计数/分频器CD4017,其内部由计数器及译码器两部分组成,由译

7、码输出实现对脉冲信号的分配,整个输出时序就是00、01、0209依次出现与时钟同步的高电平,宽度等于时钟周期。CD4017有10个输出端(00-09)和1个进位输出端〜O5・9o每输入10个计数脉冲,〜05・9就可得到1个进位正脉冲,该进位输出号可作为下一级的时钟信号。CD4017有3个输(MR、CP0和~CP1),MR为清零端,当在MR端上加高电平或正脉冲时其输出00为高电平,其余输出端(01-09)均为低电平。CP0和〜CP1是2个时钟输入端,若要用上升沿来计数,则信号rticpo端输入;若要用下降沿来计数,则信号由〜CP1端

8、输入。设置2个吋钟输入端,级联时比较方便,可驱动更多二极管发光。其内部逻辑图如下:CD4017BtiouCl(XiFUIlluuhor实验具体做法:1、打开数电实验箱,将芯片插在相应的卡槽,注意芯片有缺口的一端对卡槽有缺口的一端,别接反了。2、连接

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。