资源描述:
《基于vhdl数字是竞赛抢答器的设计与实现说明书》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库。
1、基于VHDL的数字式竞赛抢答器的设计与实现--抢答、计分和报警完成日期:指导教师签字:答辩小组成员签字:基于VHDL的数字式竞赛抢答器的设计与实现——抢答、计分和报警摘要抢答器作为一种电子产品,早已广泛应用于各种智力竞赛和知识竞赛场合,是竞赛问答中一种常用的必备装置电路结构形式多种多样。本设计使用VHDL语言设计一个四路数字竞赛抢答器系统。VHDL是一种全方位的硬件描述语言,几乎覆盖了以往各种硬件描述语言的功能,整个自顶向下或自底向上的电路设计过程都可以用VHDL来完成。本文阐述了EDA的概念和发展、VHDL语言的优点和语法结构并分析讲
2、解了四路数字竞赛的各模块的功能要求、基本原理以及实现方法。本系统的设计就是采用VHDL硬件描述语言编程,基于QuatusII6.0平台进行编译和仿真来实现的,其采用的模块化、逐步细化的设计方法有利于系统的分工合作,并且能够及早发现各子模块及系统中的错误,提高系统设计的效率。抢答器的主要功能模块是是:1、对第一抢答信号的鉴别和锁存功能;2、计分功能。3、数码显示;4、答题限时功能。在本设计主要讲述抢答、计分和警告的功能。关键词:抢答器;EDA;VHDLIIIBasedonVHDLforDigitalCompetitionViestoAns
3、werFirsttheDesignandImplementation-ViestoAnswerFirst,ScoringandCallthePoliceAbstractResponderisakindofelectronicproducts,hasbeenwidelyusedinallkindsofintelligencecompetitionandknowledgecontestsoccasions,iscontestanswersmusthaveacommondevicecircuitstructureforms.Thedesign
4、oftheuseofVHDLlanguagedesignafourwayraceresponderdigitalsystem.VHDLisafullrangeofhardwaredescriptionlanguage,coveringalmostthepastvarioushardwaredescriptionlanguagefunction,thetop-downorbottom-upcircuitdesignprocesscanuseVHDLtocomplete.Thispaperexpoundstheconceptandthede
5、velopmentofEDA,VHDLlanguageadvantagesandgrammaticalstructureandAnalysisonthefourdigitalcompetitioneachmodulefunctionalrequirements,principleandimplementationmethod.ThedesignofthissystemistheuseofVHDLhardwaredescriptionlanguage,basedonQuatusII6.0platformcompilationandsimu
6、lationtoachieve,themodular,stepwiserefinementdesignmethodishelpfulforsystemofdivisionoflabour,andearlyidentificationofeachmoduleandthesystemerror,improvetheefficiencyofsystemdesign.Viestoanswerfirstthemainfunctionmoduleis:1,thefirstviestoanswerfirstthedifferentialsignala
7、ndlatchfunction;2,scorefunction.In3,adigitaldisplay;4,theanswertimelimitfunction.Inthisdesignismainlyaboutanswering,scoringandwarningfunction.Keywords:responder;EDA;VHDLIII目录1绪论12总体设计方案23设计平台的描述33.1EDA的概述33.2VHDL语言特点描述43.3设计平台QuartusII6.O软件的概述及工作原理54抢答器各部分的设计描述及仿真波形74.1抢
8、答鉴别、计分和报警模块的设计74.1.1抢答鉴别模块设计74.1.2报警模块设计84.1.3计分模块的设计94.2其他模块的设计104.2.1译码模块的设计104.2.2定时模块的设计104.2.3动态显示