基于vhdl的数字是竞赛抢答器的设计与实现

基于vhdl的数字是竞赛抢答器的设计与实现

ID:3154750

大小:215.58 KB

页数:26页

时间:2017-11-20

基于vhdl的数字是竞赛抢答器的设计与实现_第1页
基于vhdl的数字是竞赛抢答器的设计与实现_第2页
基于vhdl的数字是竞赛抢答器的设计与实现_第3页
基于vhdl的数字是竞赛抢答器的设计与实现_第4页
基于vhdl的数字是竞赛抢答器的设计与实现_第5页
资源描述:

《基于vhdl的数字是竞赛抢答器的设计与实现》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、基于VHDL的数字式竞赛抢答器的设计与实现--抢答、计分和报警完成日期:指导教师签字:答辩小组成员签字:基于VHDL的数字式竞赛抢答器的设计与实现——抢答、计分和报警摘要抢答器作为一种电子产品,早已广泛应用于各种智力竞赛和知识竞赛场合,是竞赛问答中一种常用的必备装置电路结构形式多种多样。本设计使用VHDL语言设计一个四路数字竞赛抢答器系统。VHDL是一种全方位的硬件描述语言,几乎覆盖了以往各种硬件描述语言的功能,整个自顶向下或自底向上的电路设计过程都可以用VHDL来完成。本文阐述了EDA的概念和发展、VHDL语言的优点和语法结构并

2、分析讲解了四路数字竞赛的各模块的功能要求、基本原理以及实现方法。本系统的设计就是采用VHDL硬件描述语言编程,基于QuatusII6.0平台进行编译和仿真来实现的,其采用的模块化、逐步细化的设计方法有利于系统的分工合作,并且能够及早发现各子模块及系统中的错误,提高系统设计的效率。抢答器的主要功能模块是是:1、对第一抢答信号的鉴别和锁存功能;2、计分功能。3、数码显示;4、答题限时功能。在本设计主要讲述抢答、计分和警告的功能。关键词:抢答器;EDA;VHDLIIBasedonVHDLforDigitalCompetitionVies

3、toAnswerFirsttheDesignandImplementation-ViestoAnswerFirst,ScoringandCallthePoliceAbstractResponderisakindofelectronicproducts,hasbeenwidelyusedinallkindsofintelligencecompetitionandknowledgecontestsoccasions,iscontestanswersmusthaveacommondevicecircuitstructureforms.T

4、hedesignoftheuseofVHDLlanguagedesignafourwayraceresponderdigitalsystem.VHDLisafullrangeofhardwaredescriptionlanguage,coveringalmostthepastvarioushardwaredescriptionlanguagefunction,thetop-downorbottom-upcircuitdesignprocesscanuseVHDLtocomplete.Thispaperexpoundstheconc

5、eptandthedevelopmentofEDA,VHDLlanguageadvantagesandgrammaticalstructureandAnalysisonthefourdigitalcompetitioneachmodulefunctionalrequirements,principleandimplementationmethod.ThedesignofthissystemistheuseofVHDLhardwaredescriptionlanguage,basedonQuatusII6.0platformcomp

6、ilationandsimulationtoachieve,themodular,stepwiserefinementdesignmethodishelpfulforsystemofdivisionoflabour,andearlyidentificationofeachmoduleandthesystemerror,improvetheefficiencyofsystemdesign.Viestoanswerfirstthemainfunctionmoduleis:1,thefirstviestoanswerfirstthedi

7、fferentialsignalandlatchfunction;2,scorefunction.In3,adigitaldisplay;4,theanswertimelimitfunction.Inthisdesignismainlyaboutanswering,scoringandwarningfunction.Keywords:responder;EDA;VHDLII目录1绪论12总体设计方案23设计平台的描述33.1EDA的概述33.2VHDL语言特点描述43.3设计平台QuartusII6.O软件的概述及工作原理54抢答

8、器各部分的设计描述及仿真波形74.1抢答鉴别、计分和报警模块的设计74.1.1抢答鉴别模块设计74.1.2报警模块设计84.1.3计分模块的设计94.2其他模块的设计104.2.1译码模块的设计104.2.2定时模块的设计104.2.3动态显示模块

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。