高速电路设计中时序计算方法与应用实例.doc

高速电路设计中时序计算方法与应用实例.doc

ID:28188586

大小:45.50 KB

页数:4页

时间:2018-12-09

高速电路设计中时序计算方法与应用实例.doc_第1页
高速电路设计中时序计算方法与应用实例.doc_第2页
高速电路设计中时序计算方法与应用实例.doc_第3页
高速电路设计中时序计算方法与应用实例.doc_第4页
资源描述:

《高速电路设计中时序计算方法与应用实例.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、高速电路设计中时序计算方法与应用实例  满足接收端芯片的建立,保持时间的必要性  在高速数字电路设计中,由于趋肤效应、临近干扰、电流高速变化等因素,设计者不能单纯地从数字电路的角度来审查自己的产品,而要把信号看作不稳定的模拟信号。采用频谱分析仪对信号分析,可以发现,信号的高频谱线主要来自于信号的变化沿而不是信号频率。例如一个1MHz的信号,虽然时钟周期为1微秒,但是如果其变化沿上升或下降时间为纳秒级,则在频谱仪上可以观察到频率高达数百兆赫兹的谱线。因此,电路设计者应该更加关注信号的边沿,因为边沿往往也就是信号频谱最高、最容易受到干扰的地方。 

2、 在同步设计中,数据的读取需要基于时钟采样,根据以上分析,为了得到稳定的数据,时钟的采样点应该远离数据的变化沿。    图1信号采样实例    图2源同步系统拓扑图  图1是利用时钟CLK的上升沿采样数据DATA的示例。DATA发生变化后,需要等待至少Setup时间(建立时间)才能被采样,而采样之后,至少Hold时间(保持时间)之内DATA不能发生变化。因此可以看出,器件的建立时间和保持时间的要求,正是为了保证时钟的采样点远离数据的变化沿。如果在芯片的输入端不能满足这些要求,那么芯片内部的逻辑将处于非稳态,功能出现异常。  时序分析中的关键参

3、数  为了进行时序分析,需要从datasheet(芯片手册)中提取以下关键参数:  ●Freq:时钟频率,该参数取决于对芯片工作速率的要求。  ●Tcycle:时钟周期,根据时钟频率Freq的倒数求得。Tcycle=1/Freq。  ●Tco:时钟到数据输出的延时。上文提到,输入数据需要采用时钟采样,而输出数据同样也需要参考时钟,不过一般而言,相比时钟,输出的数据需要在芯片内延迟一段时间,这个时间就称为Tco。该参数取决于芯片制造工艺。  ●Tsetup(min):最小输入建立时间要求。  ●Thold(min):最小输入保持时间要求。  除

4、以上五个参数外,时序分析中还需要如下经验参数:  ●Vsig:信号传输速度。信号在电路上传输,传输速度约为6英寸/纳秒。  时序计算的目标是得到以下两个参数之间的关系:  ●Tflight-data:数据信号在电路板上的走线延时。  ●Tflight-clk:时钟信号在电路板上的走线延时。  以上参数是进行时序分析的关键参数,对于普通的时序分析已经足够。    源同步系统的时序计算  源同步系统指数据和时钟是由同一个器件驱动发出的情况,下图是常见的源同步系统拓扑结构:  该系统的特点是,时钟和数据均由发送端器件发出,在接收端,利用接收到的时钟

5、信号CLK采样输入数据信号DATA。  源同步系统的时序计算公式为:  TCO(max)+(Tflight-data-Tflight-clk)MAX+Tsetup(min)Thold(min)(式2)  时序计算的最终目标是获得Tflight-data-Tflight-clk的允许区间,再基于该区间,通过Vsig参数,推算出时钟信号和数据信号的走线长度关系。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。