欢迎来到天天文库
浏览记录
ID:21991154
大小:768.00 KB
页数:8页
时间:2018-10-26
《译码器和数字选择器》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库。
1、电子信息工程姓名(学号):段宏坤(20121060177)译码器和数字选择器一、实验目的1、熟悉集成译码器和数字选择器。2、掌握启程译码器和数字选择器的运用。3、学习组合逻辑电路的设计。二、实验仪器及材料1、双踪示波器2、器件:74LS00二输入端四“与非”门1片74LS20四输入端双“与非”门1片74LS139双2-4译码器1片74LS153双4选1数字选择器1片三、实验内容1、译码器逻辑功能测试:将74LS139译码器按图3.1接线,按表3.1分别置位输入电平,填输出状态表。输入输出使能选择EA1A0Y3Y2Y1Y0H
2、××1111LLL1110LLH1101LHL1011LHH0111输出端Y0:输出端Y1:输出端Y2:输出端Y3:2、译码器转换将双2-4线译码器转换为3-8译码器。⑴、画出转换电路图。⑵、在实验箱上接线并验证设计是否正确。⑶、设计并填写该3-8线译码器逻辑功能表,画出输入、输出波形。电路仿真:输出端依次从1Y0接到2Y3;输出端1Y0:输出端2Y3:3、数据选择器的测试及应用⑴、将双4选1数据选择器74LS153参照图3.2接线,测试其逻辑功能并填写功能表3.2。⑵、将实验箱上4个不同频率的脉冲信号接到数据选择器4个输
3、入端,将选择端置位,使输入端可以分别观察到4种不同频率的脉冲信号。⑶、分析上述实验结果并总结数据选择器作用。输出控制选择端数据输入端输出EA1A0D3D2D1D0YL××××××0HLL×××L1LLL×××H1LLH××L×1LLH××H×1LHL×L××0LHL×H××0LHLL×××0LHLH×××1电路仿真:4、应用设计⑴、用2-4线译码器74LS139和少量逻辑门设计一个1位全减器。列出真值表和卡诺图,画出原理图,在实验箱上接线并验证设计是否正确。⑵、用4选1数据选择器74LS153和少量逻辑门设计一个1位全加器
4、。列出真值表和卡诺图,画出逻辑图,在实验箱上接线并验证设计是否正确。全减器:输入输出ABCDnCn+10000000111010110110110010101001100011111电路仿真:输出端Dn:输出端Cn+1:全加器:输入输出ABCCi+1Si0000000101010010111010001101101101011111电路仿真::输出端Si:输出端Ci+1:五、实验报告4、总结组合逻辑电路的设计方法。答:译码器和数据选择器使用体会:在使用这两个集成芯片时,要根据题目要求先列出真值表,再根据真值表写出输出表达式
5、,根据表达式和两个芯片的各自接法画出电路图,最后实际检验。组合逻辑电路的设计方法:列出真值表,画出卡诺图,求得最简表达式,选择芯片,根据表达式连接电路,实际检验。
此文档下载收益归作者所有