实验三译码器、数据选择器及应用

实验三译码器、数据选择器及应用

ID:38296460

大小:334.50 KB

页数:15页

时间:2019-06-07

实验三译码器、数据选择器及应用_第1页
实验三译码器、数据选择器及应用_第2页
实验三译码器、数据选择器及应用_第3页
实验三译码器、数据选择器及应用_第4页
实验三译码器、数据选择器及应用_第5页
资源描述:

《实验三译码器、数据选择器及应用》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电路实验实验三译码器、数据选择器及应用实验三译码器、数据选择器及应用实验目的熟悉集成译码器的逻辑功能和扩展。学习利用译码器产生逻辑函数。熟悉集成数据选择器的逻辑功能。学习利用数据选择器产生逻辑函数。学习实验中各种故障的检测、排除。实验三译码器、数据选择器及应用实验内容测试74LS139的逻辑功能译码器的扩展:将双2-4线译码器扩展成3-8线译码器。译码器应用:作为函数发生器。利用74139译码器实现异或门电路。★选做利用74139译码器实现3输入多数表决器。测试74LS153的逻辑功能数据选择器应用:作为函数发生器。★a、b选1利用741

2、53选择器实现异或门电路。利用74153选择器实现3输入多数表决器。利用74153选择器构成1位全加器。实验三译码器、数据选择器及应用实验原理74LS139内有两个2-4译码器。下图是74LS139集成块引脚图,右边是其中一个2—4译码器真值表。输入的2位二进制编码BA共表示4种状态,译码器将每种输入编码使4根输出线Y0~Y4中的1根有效,Y0~Y1中输出低电平时有效。为使能端,低电平有效。输入输出使能选择BAY0Y1Y2Y310000XX0001101111110111101111011110实验原理利用译码器工作时,多个输出端中只有一个有

3、效的特点,译码器可以作为多路分配器,在数字系统中常为其它集成电路产生片选信号,在扫描显示中用来产生扫描控制信号。根据译码器的原理,在2-4译码器中,Y0~Y3与A、B的逻辑关系是:Y0=Y1=Y2=Y3=我们可以利用它实现逻辑函数:如Y=⊙====则A、B和Y之间构成了同或门逻辑。实验三译码器、数据选择器及应用2-4译码实验三译码器、数据选择器及应用实验原理下图是74LS153集成块引脚图,内部有2个4选1数据选择器,其真值表为下表。A、B的状态起着从4路输入数据中选择哪1路输出的作用。E为使能端,低电平有效,E=0时,数据选择器工作;E=1

4、时,电路被禁止,输出0。A、B地址在集成块中由2个4选1共用,高位为B,低位为A。注意:A、B的低、高位。C0~C3可以用脉冲或电平开关模拟。数据输入和选择输入的作用不同。地址输入数据输入选通输出BAC0C1C2C3YXX0000010110101111XXXX0XXX1XXXX0XXX1XXXX0XXX1XXXX0XXX1100000000001010101Y=C0Y=C1Y=C2Y=C3数据选择器常用来选择信号输入或输出,时分多路通信,空分信号交换等。还可以作为函数发生器。根据数据选择器的原理,在4选1选择器中,我们可以利用它实现逻辑函数

5、:如=A⊙B通过在C0~C3处输入相应的值,A、B和Y之间构成了同或门逻辑。实验三译码器、数据选择器及应用实验原理4选1选择器10011C01C11C21C3实验三译码器及应用实验内容测试74LS139的逻辑功能:按照表3-1的真值表测试2-4译码器。说明使能端E的作用。什么时候2-4译码器成为4路分配器,输入和输出是否同相?注意:由于输入为编码,B为高位A为地位,B、A每一位所代表的值不同,如BA=10时Y2为低电平,而BA=01时Y1为低电平。在接线时必须明确B、A输入与开关的对应关系,输出Y0~Y3与指示灯的对应关系,为了便于观察,B、

6、A开关和Y0~Y3指示灯要有序排列。2-4译码输入输出使能选择BAY0Y1Y2Y310000XX0001101111110111101111011110输出1Y01Y11Y21Y32Y02Y12Y22Y3输入编码CBA1E2EY0Y1Y2Y3Y4Y5Y6Y70000010100111001011101110111111110111111110111111110111111110111111110111111110111111110根据3-8译码器74138真值表,可以看作由两个2-4译码器组成,并且交替工作,由C的状态控制。74139中的有两

7、个2-4译码器,可以组成一个3-8译码器,并且由C输入端经一定的组合逻辑,控制两个2-4译码器的使能端1E、2E分别有效实现。注意:对C到E的不同接法,Y0~Y7与1Y0~1Y3、2Y0~2Y3之间有不同对应关系。实验三译码器、数据选择器及应用实验过程:通过分析真值表分析、设计原理图实验内容译码器的扩展:将双2-4线译码器74LS139加上门电路,扩展成3-8线译码器。0101010110101010实验三译码器、数据选择器及应用实验内容译码器应用:作为逻辑函数产生器。利用74139译码器实现异或门电路。利用74139译码器实现3输入多数表决

8、器。异或门:多数表决器:2-4译码器逻辑:3-8译码器逻辑:实验三译码器、数据选择器及应用实验内容测试74LS153的逻辑功能:按照表2-2的真值表测试4选1译码器

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。