欢迎来到天天文库
浏览记录
ID:39675290
大小:279.30 KB
页数:4页
时间:2019-07-09
《实验2译码器,实验,3数据选择器》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、实验2译码器测试及应用一、实验目的(1)熟悉译码器的工作原理,理解其功能测试方法。(2)掌握中规模集成译码器的逻辑功能及应用方法。二、实验原理译码器是一个多输入、多输出的组合逻辑电路。它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器可分为通用译码器和显示译码器两大类。前者又分为变量译码器和代码变换译码器。变量译码器(又称二进制译码器),用以表示输入变量的状态,如2线—4线、3线—8NN线、4线—16线译码器。若有N个输入变量,则有2个不同的组合状态,就有2个输出端供其使用。而每一个输出所
2、代表的函数对应于N个输入变量的最小项。本实验采用3线—8线译码器74LS138。利用译码器还能方便地实现组合逻辑函数。利用其使能端可将2片3/8线译码器74LS138组成一个4/16线译码器。三、实验用仪器与设备(1)电子课程设计实验箱(2)3/8线译码器74LS138(3)双四输入与非门74LS20四、实验方法与步骤(1)74LS138译码器逻辑功能的测试将74LS138的使能端及地址码输入端分别接逻辑开关,输出端接发光二极管,拨动逻辑开关,按功能表测试74LS138逻辑功能,并记录结果。74LS138功能表输入输出S1S2+S
3、3A2A1A0Y0Y1Y2Y3Y4Y5Y6Y710000100011001010011101001010110110101110×××××1×××(2)用3/8译码器74LS138实现下述逻辑函数:1)设计“三人表决”电路,测试逻辑功能并记录结果。2)设计一位二进制全加器电路,测试全加器逻辑功能并记录结果(3)设计电路将2片74LS138组成4/16线译码,并测试其功能、填写功能表。五、实验准备及预习要求(1)复习有关译码器的原理。(2)根据实验任务,画出所需的实验电路图及记录表格。六、实验注意事项实验前要看清芯片各管脚的位置;切
4、忌电源极性接反,否则将会损坏集成块。实验3数据选择器测试及应用一、实验目的(1)熟悉数据选择器的工作原理,理解其功能测试方法。(2)掌握中规模集成数据选择器的逻辑功能及应用方法。二、实验原理数据选择器也称其为多路开关,能够在多路数据传输过程中根据需要使电路按要求输出一串信号。中规模集成芯片74LS153为双4选1的数据选择器,其逻辑表达式为YSAAD()AADAADAAD100101102103中规模集成芯片74LS151为8选1数据选择器,其逻辑表达式为YSAAADAAADAAADAAADAAADAAADAAADAAAD
5、()21002101210221032104210521062107三、实验用仪器与设备(1)电子课程设计实验箱(2)双4选1数据选择器74LS153(3)8选1数据选择器74LS151(4)六反相器74LS04四、实验方法与步骤(1)测试8选1数据选择器74LS151的逻辑功能地址端、数据输入端、使能端接逻辑开关,输出端接发光二极管。按功能表进行功能验证,并记录结果。(2)测试双4选1数据选择器74LS153的逻辑功能地址端、数据输入端、使能端接逻辑开关,输出端接发光二极管。按功能表进行功能验证,并记录结果。74
6、LS151逻辑功能表74LS153逻辑功能表输入输出输入输出SA2A1A0YSA1A0Y1×××1××00000000001001001001000110110100010101100111(3)用8选1数据选择器74LS151实现“三人表决”电路,测试逻辑功能并记录结果。(4)用双4选1数据选择器74LS153实现下述逻辑函数1)设计“三人表决”电路,测试逻辑功能并记录结果。2)设计一位二进制全加器电路,测试全加器逻辑功能并记录结果五、实验准备及预习要求(1)复习数据选择器的有关内容。(2)设计用双4选1数据选择器实现“3人表决
7、“电路,画出电路图,列出测试表格。(3)设计用8选1数据选择器实现“3人表决“电路,画出电路图,列出测试表格。(4)设计用双4选1数据选择器实现全加器电路,画出电路图,列出测试表格。六、实验注意事项实验前要看清芯片各管脚的位置;切忌电源极性接反,否则将会损坏集成块。
此文档下载收益归作者所有