Verilog超详细教程.pdf

Verilog超详细教程.pdf

ID:20808771

大小:2.01 MB

页数:472页

时间:2018-10-16

Verilog超详细教程.pdf_第1页
Verilog超详细教程.pdf_第2页
Verilog超详细教程.pdf_第3页
Verilog超详细教程.pdf_第4页
Verilog超详细教程.pdf_第5页
资源描述:

《Verilog超详细教程.pdf》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字集成电路设计入门--从HDL到版图于敦山北大微电子学系课程内容(一)•介绍VerilogHDL,内容包括:–Verilog应用–Verilog语言的构成元素–结构级描述及仿真–行为级描述及仿真–延时的特点及说明–介绍Verilogtestbench•激励和控制和描述•结果的产生及验证–任务task及函数function–用户定义的基本单元(primitive)–可综合的Verilog描述风格课程内容(二)•介绍CadenceVerilog仿真器,内容包括:–设计的编译及仿真–源库(sourcelibr

2、aries)的使用–用Verilog-XL命令行界面进行调试–用NCVerilogTcl界面进行调试–图形用户界面(GUI)调试–延时的计算及反标注(annotation)–性能仿真描述–如何使用NCVerilog仿真器进行编译及仿真–如何将设计环境传送给NCVerilog–周期(cycle)仿真课程内容(三)•逻辑综合的介绍–简介–设计对象–静态时序分析(STA)–designanalyzer环境–可综合的HDL编码风格•可综合的VerilogHDL–VerilogHDL中的一些窍门–Designwar

3、e库–综合划分•实验(1)课程内容(四)•设计约束(Constraint)–设置设计环境–设置设计约束•设计优化–设计编译–FSM的优化•产生并分析报告•实验(2)课程内容(五)•自动布局布线工具(SiliconEnsemble)简介课程安排•共54学时(18)•讲课,27学时–Verilog(5)–Synthesis(3)–Place&Route(1)•实验,24学时–Verilog(5)–Synthesis(2)–Place&Route(1)•考试,3学时参考书目•CadenceVerilogLang

4、uageandSimulation•Verilog-XLSimulationwithSynthesis•EnvisiaAmbitSynthesis•《硬件描述语言Verilog》清华大学出版社,Thomas&Moorby,刘明业等译,2001.8第二章Verilog应用•学习内容–使用HDL设计的先进性–Verilog的主要用途–Verilog的历史–如何从抽象级(levelsofabstraction)理解•电路设计•Verilog描述术语定义(termsanddefinitions)•硬件描述语言HD

5、L:描述电路硬件及时序的一种编程语言•仿真器:读入HDL并进行解释及执行的一种软件•抽象级:描述风格的详细程度,如行为级和门级•ASIC:专用集成电路(ApplicationSpecificIntegratedCircuit)•ASICVender:芯片制造商,开发并提供单元库•自下而上的设计流程:一种先构建底层单元,然后由底层单元构造更大的系统的设计方法。•自顶向下的设计流程:一种设计方法,先用高抽象级构造系统,然后再设计下层单元•RTL级:寄存器传输级(RegisterTransferLevel),用

6、于设计的可综合的一种抽象级•Tcl:ToolcommandLanguage,向交互程序输入命令的描述语言什么是硬件描述语言HDL•具有特殊结构能够对硬件逻辑电路的功能进行描述的一种高级编程语言•这种特殊结构能够:–描述电路的连接–描述电路的功能–在不同抽象级上描述电路–描述电路的时序–表达具有并行性•HDL主要有两种:Verilog和VHDL–Verilog起源于C语言,因此非常类似于C语言,容易掌握–VHDL起源于ADA语言,格式严谨,不易学习。–VHDL出现较晚,但标准化早。IEEE1706-1985

7、标准。为什么使用HDL•使用HDL描述设计具有下列优点:–设计在高层次进行,与具体实现无关–设计开发更加容易–早在设计期间就能发现问题–能够自动的将高级描述映射到具体工艺实现–在具体实现时才做出某些决定•HDL具有更大的灵活性–可重用–可以选择工具及生产厂•HDL能够利用先进的软件–更快的输入–易于管理Verilog的历史•VerilogHDL是在1983年由GDA(GateWayDesignAutomation)公司的PhilMoorby所创。PhiMoorby后来成为Verilog-XL的主要设计者和

8、Cadence公司的第一个合伙人。•在1984~1985年间,Moorby设计出了第一个Verilog-XL的仿真器。•1986年,Moorby提出了用于快速门级仿真的XL算法。•1990年,Cadence公司收购了GDA公司•1991年,Cadence公司公开发表Verilog语言,成立了OVI(OpenVerilogInternational)组织来负责VerilogHDL语言的发展。•1995年制定了VerilogHDL

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。