资源描述:
《eda技术实验教案76810》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、EDA技术实验教案实验一 1位全加器原理图输入设计一、实验目的1、熟悉MAX+plusII软件的基本使用方法。2、熟悉GW48-ES EDA实验开发系统的基本使用方法。3、了解原理图输入设计方法。二、实验内容设计并调试好一个1位二进制全加器,并用GW48-ES EDA实验开发系统(拟采用的实验芯片的型号为EPF10K20TC144-4或EP1K30TC144-3)进行系统仿真、硬件验证。设计1位二进制全加器时要求先用基本门电路设计一个1位二进制半加器,再由基本门电路和1位二进制半加器构成1位二进制全加器。三、实验条件1、开发条件:MAX+plusII
2、2、实验设备:GW48-ES EDA实验开发系统、联想电脑3、拟用芯片:EPF10K20TC144-4或EP1K30TC144-3四、实验设计半加器(h_adder.gdf)全加器(f_adder.gdf)实验结果半加器仿真波形半加器引脚锁定实验芯片:EPF10K20TC144-4 选用模式:模式5设计实体I/O标识I/O来源/去向结构图上的信号名芯片引脚号a键1PIO08b键2PIO19so二极管D1PIO820co二极管D2PIO921 全加器仿真波形全加器引脚锁定实验芯片:EPF10K20TC144-4 选用模式:模式5设计实体I/O标识
3、I/O来源/去向结构图上的信号名芯片引脚号ain键1PIO08bin键2PIO19cin键3PIO210sum二极管D1PIO820cout二极管D2PIO921全加器真值表ain01010101bin00110011cin00001111sum01101001cout00010111实验二 1位全加器VHDL文本输入设计一、实验目的1、熟悉MAX+plusII软件的基本使用方法。2、熟悉GW48-ES EDA实验开发系统的基本使用方法。3、了解VHDL文本输入设计方法。二、实验内容设计并调试好一个1位二进制全加器,并用GW48-ES EDA实验开发
4、系统(拟采用的实验芯片的型号为EPF10K20TC144-4或EP1K30TC144-3)进行系统仿真、硬件验证。设计1位二进制全加器时要求先设计一个或门和一个1位二进制半加器,再由或门和1位二进制半加器构成1位二进制全加器。三、实验条件1、开发条件:MAX+plusII2、实验设备:GW48-ES EDA实验开发系统、联想电脑3、拟用芯片:EPF10K20TC144-4或EP1K30TC144-3四、实验设计--或门逻辑描述(or2a.vhd)LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYor2aISPO
5、RT(a,b:INSTD_LOGIC;c:OUTSTD_LOGIC);ENDENTITYor2a;ARCHITECTUREoneOFor2aISBEGINc<=aORb;ENDARCHITECTUREone;--半加器描述(h_adder.vhd)LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYh_adderISPORT(a,b:INSTD_LOGIC;co,so:OUTSTD_LOGIC);ENDENTITYh_adder;ARCHITECTUREfh1OFh_adderisBEGINso<=NOT(aXO
6、R(NOTb));co<=aANDb;ENDARCHITECTUREfh1;--1位二进制全加器顶层设计描述(f_adder.vhd)LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYf_adderISPORT(ain,bin,cin:INSTD_LOGIC;Cout,sum:OUTSTD_LOGIC);ENDENTITYf_adder;ARCHITECTUREfd1OFf_adderISCOMPONENTh_adderPORT(a,b:INSTD_LOGIC;Co,so:OUTSTD_LOGIC);ENDCO
7、MPONENT;COMPONENTor2aPORT(a,b:INSTD_LOGIC;c:OUTSTD_LOGIC);ENDCOMPONENT;SIGNALd,e,f:STD_LOGIC;BEGINu1:h_adderPORTMAP(a=>ain,b=>bin,co=>d,so=>e);u2:h_adderPORTMAP(a=>e,b=>cin,co=>f,so=>sum);u3:or2aPORTMAP(a=>d,b=>f,c=>cout);ENDARCHITECTUREfd1;或门仿真波形半加器仿真波形全加器仿真波形全加器引脚锁定实验芯片:EPF10
8、K20TC144-4 选用模式:模式5设计实体I/O标识I/O来源/去向结构图上的信号名芯片引脚号ain键