【西安交通大学】【数字逻辑实验】【实验报告】【参考样本】new

【西安交通大学】【数字逻辑实验】【实验报告】【参考样本】new

ID:18695192

大小:370.50 KB

页数:13页

时间:2018-09-20

【西安交通大学】【数字逻辑实验】【实验报告】【参考样本】new_第1页
【西安交通大学】【数字逻辑实验】【实验报告】【参考样本】new_第2页
【西安交通大学】【数字逻辑实验】【实验报告】【参考样本】new_第3页
【西安交通大学】【数字逻辑实验】【实验报告】【参考样本】new_第4页
【西安交通大学】【数字逻辑实验】【实验报告】【参考样本】new_第5页
资源描述:

《【西安交通大学】【数字逻辑实验】【实验报告】【参考样本】new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验报告的格式封面内容:标题:数字逻辑电路专题实验报告副标题:——(设计项目的名称)班级:姓名:学号:同组成员:(姓名)日期:联系电话:报告的内容:1.实验目的2.实验项目名称与实现的功能目标3.详细的系统设计方案:系统模块图、状态图、状态表、ASM图等;4.各功能模块说明:子模块电路原理图、状态图、状态表、ASM图等;各逻辑图、表达式、或HDL代码的分析及其相关说明等;输入、输出信号的时间图(时序图);6.测试结果的分析:模拟仿真时各种输入、输出信号的时间图(时序图);实验的测试结果的讨论:包括实验中间结果

2、、仿真的最终结果的分析,是否达到预期的目标与效果;遇到的问题及解决的方法。7.实验总结:对设计实现的项目进行评价,总结经验,尤其是对项目的进一步完善提出意见。9.参考书或文献目录参考报告样本:数字逻辑电路专题实验报告——多功能数字钟设计班级:计算机71姓名:王三学号:070552**同组者:孙一波日期:2009年6月30日联系电话:82670039目录一.实验目的3二.设计项目实现的目标4三.项目设计概要41.项目整体设计概述:42.项目设计特点:43.个人任务说明:4四.系统设计方案51.系统功能模块示意图

3、:52.功能模块说明:5总控电路5电子钟计时电路:8秒表计时电路:8电子钟、秒表显示电路:8五.测试结果及分析91.模拟仿真测试方案:92.分频器模拟仿真测试波形图:93.总控模块模拟仿真测试电路图:114.总控模块模拟仿真测试波形图:11六.项目总结12七.结束语12八.参考书13一.实验目的数字逻辑电路专题实验是对“数字逻辑”课程内容的全面、系统的总结、巩固和提高的一项课程实践活动。根据数字逻辑的特点,选择相应的题目,在老师的指导下,由学生独立完成。目的是通过实验使学生掌握数字逻辑电路设计的基本方法和技巧

4、,正确运用MaxPlusⅡ软件及实验室多功能学习机硬件平台,完成所选题目的设计任务,并掌握数字逻辑电路测试的基本方法,训练学生的动手能力和思维方法。通过实验,一方面提高运用数字逻辑电路解决实际问题的能力,另一方面使学生更深入的理解所学知识,为以后的计算机硬件课程的学习奠定良好的基础。二.设计项目实现的目标设计实现一个数字式多功能电子表(内含数字电子钟、数字秒表)。其中电子钟采用24小时计时(具有整点报时功能),数字秒表计时范围0min0.00s~99min59.99s,电子钟与秒表的显示均由LED七段数码管显

5、示。系统可以在电子钟和秒表之间进行显示切换,秒表和电子钟两个模块相互独立,运行时互不干扰,仅接受总控电路的控制。三.项目设计概要1.项目整体设计概述:整个电子表分为三个主功能模块:总控电路、电子钟计时电路和秒表计时电路。为电子钟和秒表工作产生时钟信号的分频器(可输出秒表时钟信号100Hz,电子钟时钟信号1Hz,电子钟时间设置时钟信号10Hz)包含在总控电路中。电子钟和秒表模块中分别包括两者的时间计时和显示功能电路。总控模块负责控制整个系统的运行:系统的启动/关闭、分频器的清零(仅在启动时使用1次)以及产生各种

6、控制信号(电子钟与秒表显示间的切换、电子钟时/分的设置、秒表启动/停止/清零)。2.项目设计特点:我们在项目设计过程中采用模块化设计思想,事先制定了模块间的接口方案,使得整个系统的组合变得十分灵活。由于我们在设计时为电子钟和秒表模块中都加入了显示电路,总控模块可分别与之连接组成一个分系统,便于调试。在最终整合时,我们也只需要将两个模块中的显示电路合二为一即可。3.个人任务说明:我在本次实验中主要任务是:项目整体设计思路制定及功能模块划分、模块间接口的制定以及系统总控模块的设计与调试工作。另外,电子钟和秒表的显

7、示电路也由我设计实现。四.系统设计方案1.系统功能模块示意图:总控电路(内含分频器)电子钟计时及显示电路秒表计时及显示电路时钟输入(1000Hz)控制开关输入(实验板)实验板LED7段数码管蜂鸣器2.功能模块说明:总控电路模块功能:输入:实验板时钟(频率1000Hz),实验板控制开关(共使用6个);输出:秒表时钟CLK_Secend(频率100Hz),电子钟时钟CLK_Clock_S、CLK_Clock_M、CLK_Clock_H(分别对应秒、分、时,频率1Hz),电子钟时间设置用时钟(频率10Hz),秒表启

8、动/停止信号Start_Secend,秒表清零信号CLR_Secend,显示切换信号(OUT_Swap)及显示选择编码信号(为3位二进制数CBA)。其中,电子钟时间设置用时钟的时设置、分设置时钟分别与电子钟时钟CLK_Clock_M、CLK_Clock_H共用一个输出端,系统根据控制输入选择某一个时钟信号输出(此时另一个时钟信号的输出处于高阻抗状态)。由于实验板上的6个LED数码管共用一个输入端,并

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。