数字逻辑实验报告二new

数字逻辑实验报告二new

ID:19993528

大小:112.50 KB

页数:5页

时间:2018-10-08

数字逻辑实验报告二new_第1页
数字逻辑实验报告二new_第2页
数字逻辑实验报告二new_第3页
数字逻辑实验报告二new_第4页
数字逻辑实验报告二new_第5页
资源描述:

《数字逻辑实验报告二new》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、武汉科技大学城市学院数字逻辑实验报告实验二实验名称:全加器及集成电路加法器的应用 专业班级:算机科学与技术一班学号:201110137133______姓名:________实验时间:2013年5月15日指导老师:____实验二全加器及集成电路加法器应用一、实验目的1.掌握半加器、全加器以及减法运算器的基本原理及其基于基本逻辑门的半加器和全加器电路以及串行(行波)进位加法器。2.理解并行(先行)进位的基本原理,掌握集成电路运算器74283的用法,设计基于74283的二进制加减法运算器。3.理解二进制加法与BCD加法的区别

2、,设计基于74283的BCD加法器(关健加6修正电路)。4.理解余3码的编码规则,设计基于74283的余3码产生电路。(其中3、4为选做内容)二、实验要求1.在ProteusISIS环境下设计半加器电路,并仿真验证。2.在ProteusISIS环境下设计全加器电路,并仿真验证。3.设计基于基于74283的8位二进制加、减法运算器,并仿真验证。4.根据BCD码的加法运算修正规则,设计基于74283的一位BCD码加法器,并仿真验证,用7_SEG_BCD显示运算结果。5.设计基于74283的余3码产生电路,并仿真验证,用7_S

3、EG_BCD显示I/O结果。三.实验内容、实施方案与结果分析半加器真值表absc00000110101011011.半加器的设计与仿真根据半加器的真值表列出本位和S和进位C的逻辑方程比如:本位和:s==a⊕b向高位的进位c=ab根据逻辑方程可绘制半加器电路逻辑电路如图2.1所示。图2.1半加器逻辑电路在输入端加入逻辑输入信号LOGICSTAT,在输出端加入逻辑检测LOGICPROBE,通过仿真验证半加器的逻辑功能:实现一位二进制数加法运算,并可以产生“进位”。2.全加器的设计与仿真根据全加器的真值表列出本位和S和进位C的

4、逻辑方程。并对逻辑方程进行简化,然后根据简化后的逻辑方程绘制相应的逻辑电路。比如本位和:S=A⊕B⊕Cin向高位的进位Cout=AB+(A⊕B)Cin根据逻辑方程可绘制全加器逻辑电路如图2.2所示。在输入加入逻辑输入信号LOGICSTAT,在输出端加入逻辑检测LOGICPROBE,通过仿图2.2全加器逻辑电路之一在输入端加入逻辑输入信号LOGICSTAT,在输出端加入逻辑检测LOGICPROBE,通过仿真验证全加器的逻辑功能:对两个一位二进制数及来自低位的“进位”进行相加,产生本位“和”及向高位“进位”的逻辑电路。3.基

5、于全加器的4位串行(行波)进位加法器的设计。设A=A3A2A1A0,B=B3B2B1B0,最低位的进位输入C0,最高位的进位输出C4,以全加器为基本单元电路,设计4位二进制串行进位加法器。根据全加器的逻辑方程可得:S0=A0⊕B0⊕C0C1=A0B0+(A0⊕B0)C0=G0+P0C0S1=A1⊕B1⊕C1C2=A1B1+(A1⊕B1)C1==G1+P1C1=G1+P1(G0+P0C0)=G1+P1G0+P1P0C0S2=A2⊕B2⊕C2C3=A2B2+(A2⊕B2)C2==G2+P2C2=G2+P2(G1+P1G0+P

6、1P0C0)=G2+P2G1+P2P1G0+P2P1P0C0同理可求S3和C4,可见采用先行进位方式,只要知道参加运算的各位数据以及最低位的输入,即可直接计算出每一位的本位和以及向高位的进位。74283就是基于先行进位的4位二进制加法器,在9个输入端加入逻辑输入信号LOGICSTAT,在5个输出端加入逻辑检测LOGICPROBE,通过仿真验证4位二进制先行进位加法器的逻辑功能。再根据A-B=A+,然后根据x⊕1=,设计基于74283的加、减运算器。其中加、减控制端M=0时,做加法,实现A+B功能;M=1时,做减法,实现A

7、-B,如图2.3所示电路:图2.3基于全加器的4位串行(行波)进位加法器电路4.根据BCD码的加法运算修正规则,列出BCD码修正逻辑方程,并根据逻辑方程设计基于74283的一位BCD码加法器,并仿真验证,用7_SEG_BCD显示运算结果。如图2.4所示电路:图2.3基于74283的一位BCD码加法器电路5.设计余3码等于二制码+0011B的规则,设计基于74283的余3码产生电路,并仿真验证,用7_SEG_BCD显示I/O结果。图2.3基于74283的余3码产生电路四.实验总结刚开始做这次实验时,很多都不。没办法,我就先

8、拿起教才看了又看,等看出点眉目来了,大概知道了半加器、全加器、余3码等电路的设计和74LS48、LED数码管等的使用。我才开始做实验,然后感觉做起来挺有感觉的。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。