数字电子技术课程设计(.六进制同步加法计数器(无效态:,).用集成芯片设计进制加法器并显示)

数字电子技术课程设计(.六进制同步加法计数器(无效态:,).用集成芯片设计进制加法器并显示)

ID:17404597

大小:23.21 KB

页数:13页

时间:2018-08-31

数字电子技术课程设计(.六进制同步加法计数器(无效态:,).用集成芯片设计进制加法器并显示)_第1页
数字电子技术课程设计(.六进制同步加法计数器(无效态:,).用集成芯片设计进制加法器并显示)_第2页
数字电子技术课程设计(.六进制同步加法计数器(无效态:,).用集成芯片设计进制加法器并显示)_第3页
数字电子技术课程设计(.六进制同步加法计数器(无效态:,).用集成芯片设计进制加法器并显示)_第4页
数字电子技术课程设计(.六进制同步加法计数器(无效态:,).用集成芯片设计进制加法器并显示)_第5页
资源描述:

《数字电子技术课程设计(.六进制同步加法计数器(无效态:,).用集成芯片设计进制加法器并显示)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电子技术课程设计(1.六进制同步加法计数器(无效态:010,111)3.用集成芯片设计26进制加法器并显示)成绩评定表I课程设计任务书II目录1课程设计的目的与作用......................................................12设计任务..................................................................12.1同步计数器.........................................................

2、..12.2串行序列信号发生器......................................................12.3设计集成芯片计数器...................................................23设计原理..................................................................23.1同步计数器...........................................................23.

3、2串行序列信号发生器...................................................33.3集成芯片计数器.......................................................34实验步骤..................................................................34.1同步计数器的设计.....................................................34.2串行序列发生器.

4、......................................................74.3用集成芯片设计计数器................................................115设计总结.................................................................136参考文献.................................................................13III1课程设计的目的与作用

5、(1)了解同步计数器及序列信号发生器工作原理,会用分立的或集成的芯片设计并调试相应的电路。(2)掌握计数器电路的分析,设计及应用,可以用相应的实物芯片及实验箱设计出简单地计数器。(3)掌握序列信号发生器的分析,设计方法及应用。(4)掌握用集成芯片设计N位计数器的方法。(5)锻炼同学们的动手能力,通过理论与实际的联系增强同学们对理论知识的理解。2设计任务2.1同步计数器(1)设计一个六进制同步加法计数器(无效态:010,111)。(2)在实验中选用合适的触发器,组合电路可以选用与非门或与非门。(3)根据同步计数器原理设计相应的加法计数器电路图。(4

6、)根据设计好的电路图用Multisim进行仿真,并且调试电路发现电路中的错误并加以改正。(5)检查无误后用数字电子技术实验箱及相应的元件及导线连接实物电路,并测试电路功能。2.2串行序列信号发生器(1)设计一个序列信号发生器,其中序列为(010100)。(2)实验中选择合适的芯片,可以选用与非门和与门。(3)根据串行序列发生器原理设计串行序列发生器原理图。(4)根据电路原理图使用Multisim进行仿真。(5)检测电路功能,确保电路可以正常工作。12.3设计集成芯片计数器(1)用集成芯片设计一个26进制加法器并显示。(2)根据要求选用适当的芯片。

7、(3)在选好的芯片的基础上设计电路。(4)在Multisim软件环境下进行仿真,调试电路确保电路连接正确。(5)检测电路的功能。3设计原理3.1同步计数器(1)广义的讲,一切可以完成计数工作的器物都是计数器。在数字电子技术中,计数器是用来统计输入脉冲个数的电路,是组成数字电路和计算机电路的基本时序部件。计数器按长度可分为:二进制,十进制和任意进制计数器。计数器不仅有加法计数器,也有减法计数器。如果一个计数器既能完成累加技术功能,也能完成递减功能,则称其为可逆计数器。在同步计数器中,多个触发器共用同一个时钟信号。时钟信号是计数脉冲信号的输入端。(2

8、)时序电路的分析过程:根据给定的时序电路,写出各触发器的驱动方程,输出方程,根据驱动方程带入触发器特征方程,得到每个触发器的次态方程:再

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。