数电基础期末考试题

数电基础期末考试题

ID:10274327

大小:476.50 KB

页数:5页

时间:2018-06-14

数电基础期末考试题_第1页
数电基础期末考试题_第2页
数电基础期末考试题_第3页
数电基础期末考试题_第4页
数电基础期末考试题_第5页
资源描述:

《数电基础期末考试题》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、《数字电子技术基础》期末考试模拟题一、填空题1、数字逻辑电路可分为和两大类。2、三态逻辑门输出有三种状态:0态、1态和。3、基本的逻辑运算有、和三种。4、D触发器的功能有和,特性方程为。5、D/A转换是指将信号转换成信号。6、要构成六进制计数器,至少需要个触发器,其无效状态有个。7、如果对90个符号进行二进制编码,则至少需要位二进制数。8、半导体存储器中ROM是。二、选择题1、下列最大的数为       。A.11001002    B.6316    C.9810    D.100101118421BCD2、下列门电路中,不能实现逻辑非的是。A.与非门B.或非

2、门C.异或门D.与门3、A、B、C是或非门的输入,则输出Y为。A.B.••C.++D.4、一片三位二进制译码器,它的输出函数有       。A.4个   B.8个   C.10个  D.16个5、四路数据分配器,其地址输入端有个。A.1B.2C.3D.86、测得某门电路输入A、B和输出Y和波形如下图所示,则Y的表达式是    。A.    B.   C. D.7、基本RS触发器如下图所示,为使触发器处于置“0”状态,其SD、RD为。A.SDRD=00B.SDRD=01C.SDRD=10D.SDRD=11第5页共5页8、TTL数字集成电路芯片电源电压为。A.3V

3、B.3.3VC.5VD.2-6V9、同步时序电路和异步时序电路比较,其差异在于后者。A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关10、把16384Hz的矩形脉冲通过分频得到秒脉冲,则至少需要级触发器。A.12B.13C.14D.1511、当把两个十进制计数器级联起来时,总模数为。A.10B.20C.50D.10012、在ADC工作过程的先后顺序应该是。A.保持、采样、编码、量化B.采样、保持、量化、编码C.编码、采样、保持、量化D.编码、量化、保持、采样13、EEPROM是指      。A.可抹可编程只读存储器B.不可擦除式

4、存储器C.只读存储器D.电抹可编程只读存储器14、2k╳8位的RAM需要的地址线数为。A.10条B.11条C.12条D.13条15、同步时序电路和异步时序电路比较,其差异在于后者。A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关三、下图所示的是双列直插式封装(DIP)集成电路74HC02的俯视图,1、试标出每个引脚的编号,试并在相应的引脚位置旁标明VCC和GND。2、说明该电路的名称。 第5页共5页四、画卡诺图化简下列逻辑函数,求最简与或式。1.Y(A,B,C,D)=∑m(0,2,4,5,8,9,10,11,12,13,15)2.

5、Y(A,B,C,D)=∑m(4,5,7,13)+∑d(6,9,14,15)五、分析下图所示逻辑图的功能。1、写出与电路图对应的输出函数Y的逻辑表达式;2、将函数Y化为最简的与或式;3、列出真值表。六、右图所示的是全加器的逻辑符号。1、说明各输入、输出端的意义;2、列出真值表。第5页共5页七、、试对应CP波形,画出Q、A的波形。(设触发器Q的初始状态为0)八、分析下图所示电路的逻辑功能。1.写出驱动方程和状态方程;2.列出状态表(按Q1Q2Q3排列);3.画出状态图。第5页共5页九、四位二进制计数器74LS161的功能表如下,试设计按下列状态图工作的计数器(可附加

6、必要的门电路)。CPCTPCTT工作状态×0×××置零↑10××预置数×1101保持×11×0保持(但CO=0)↑1111计数第5页共5页

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。