欢迎来到天天文库
浏览记录
ID:55745787
大小:3.03 MB
页数:8页
时间:2020-06-02
《FPGA实验1_原理图输入与仿真及由原理图生成元器件模块实验.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、实验一、原理图输入与仿真及由原理图生成元器件模块实验一、实验内容1、完成所给原理图的设计输入。2、对已完成的原理图进行Verilog转换和仿真测试。3、学习观察器件下级原理图及由原理图生成模块的方法。二、一位全加法器的原理图设计输入、仿真测试及Verilog转换。图1.1全加器原理图表1-1ABCinSumCout000001010011100011101111)新建一个项目名为LAB项目,点击菜单ProjectgNewSource,选择添加类型为Schematic(参见图1.2——图1.4),完成如图1.1原理图的设计输入。图1.2创建新工程图1.3设置工程属性图1.4新建原理图输入1
2、)添加测试代码,新建用XST或ModelSimSimulator进行仿真测试(参见图1.5——图1.9),将仿真结果填入一位全加法器真值表1-1中。图1.5添加测试模块图1.6关联被测试模块图1.7添加激励测试代码图1.8检查语法后点击仿真图1.9仿真结果1)确认项目的属性中preferredlanguage为Verilog,利用生成器将原理图转换为Verilog描述的语言。(如图1-10所示)图1.101)将原理图转换为symbol,以便能在其他原理图中使用。(如图1-11所示)图1.11一、新建一个原理图文件Comp,在原理图中插入生成的图标myadder(如图1.12)。图1.12
3、一、选中myadder模块,按下push按钮,即可查看该模块的下级原理图(如图1.13)。图1.13二、参照以上步骤,在Comp中完成图1.14的二位比较器原理图的设计输入。并进行仿真测试及Verilog转换,并将仿真结果填入表1-2。表1-2A与B的关系Q值A>BA
此文档下载收益归作者所有