欢迎来到天天文库
浏览记录
ID:37542734
大小:1.52 MB
页数:34页
时间:2019-05-11
《原理图输入方法仿真分析》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、EDA技术与VHDL图形设计方法EDA技术6.1设计初步1.为本项工程设计建立文件夹首先建立工作库目录,以便存储工程项目设计文件。任何一项设计都是一项工程(Project),都必须首先为此工程建立一个放置与此工程相关的所有设计文件的文件夹。此文件夹将被EDA软件默认为工作库(WorkLibrary)。一般,不同的设计项目最好放在不同的文件夹中,而同一工程的所有文件都必须放在同一文件夹中。注意不要将文件夹设在计算机已有的安装目录中,更不要将工程文件直接放在安装目录中。(P107)假设本项设计的文件夹取名为adder,路径为:d:adder2012-02-222.输入设计项目和存盘(1)打
2、开QuartusII,选菜单“File”→“New”,在弹出的“New”对话框中选择“DeviceDesignFiles”页的原理图文件编辑输入项“BlockDiagram/SchematicFile”(如图所示),按“OK”后将打开原理图编辑窗。2012-02-22图6-1元件输入对话框(2)在编辑窗中的任何一个位置上右击鼠标,将出现快捷菜单,选择其中的输入元件项InsertSymbol,于是将弹出如图所示的输入元件的对话框。,选中需要的元件,单击“打开”按钮,此元件即显示在窗口中,然后单击“Symbol”窗的OK按钮,即可将元件调入原理图编辑窗中。2012-02-22分别调入元件an
3、d2、not、xnor和输入输出引脚input和output,并用点击拖动的方法连接好电路。然后分别在input和output的PINNAME上双击使其变黑色,再用键盘分别输入各引脚名:a、b、co和so。选择菜单File→SaveAs,选择刚才为自己的工程建立的目录d:adder,将已设计好的原理图文件取名为:h_adder.bdf(注意默认的后缀是.bdf),并存盘在此文件夹内。2012-02-226.1设计初步3.将设计项目设置成可调用的元件(后面调用)图6-2将所需元件全部调入原理图编辑窗并连接好2012-02-226.1设计初步4.设计全加器顶层文件图6-3连接好的全加器原理
4、图f_adder.bdf具体步骤2012-02-22为了建立全加器的顶层文件,必须再打开一个原理图编辑窗,方法同前,即再次选择菜单“File”→“New”原理图文件编辑输入项“BlockDiagram/SchematicFile”2012-02-22添加生成的symbol2012-02-22在对应的目录中寻找到2012-02-222012-02-22设计完成全加器顶层文件2012-02-225.将设计项目设置成工程2012-02-226.1设计初步图6-4f_adder.bdf工程设置窗2012-02-222012-02-222012-02-222012-02-222012-02-22生
5、成project2012-02-22工程完成后即可进行全程编译。2012-02-222012-02-22开始仿真,首先建立波形文件2012-02-22波形编辑器2012-02-22设置仿真时间长度2012-02-22设置仿真时间长度2012-02-22保存文件2012-02-22插入节点2012-02-22查找节点2012-02-22列出节点2012-02-22选中节点2012-02-22开始编辑波形2012-02-22编辑完毕2012-02-22进行波形仿真2012-02-226.1设计初步图6-6全加器工程f_adder的仿真波形2012-02-22
此文档下载收益归作者所有