基于cpldfpga的帧同步信号提取的建模设计

基于cpldfpga的帧同步信号提取的建模设计

ID:7226512

大小:843.09 KB

页数:41页

时间:2018-02-08

基于cpldfpga的帧同步信号提取的建模设计_第1页
基于cpldfpga的帧同步信号提取的建模设计_第2页
基于cpldfpga的帧同步信号提取的建模设计_第3页
基于cpldfpga的帧同步信号提取的建模设计_第4页
基于cpldfpga的帧同步信号提取的建模设计_第5页
资源描述:

《基于cpldfpga的帧同步信号提取的建模设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、毕业设计题目基于CPLD/FPGA的帧同步信号提取的建模设计学生姓名学号所在院(系)专业班级指导教师完成地点年月日0毕业论文﹙设计﹚任务书院(系)专业班级学生姓名一、毕业论文﹙设计﹚题目基于CPLD/FPGA的帧同步信号提取系统的设计二、毕业论文﹙设计﹚工作自______年____月_日起至___年月____日止三、毕业论文﹙设计﹚进行地点:四、毕业论文﹙设计﹚的内容要求:随着现代电子技术的发展,数字系统趋于模块化、小型化、芯片化,因此,如何实现同步系统的模块化是急需解决的问题。在数字信号系统中,同步

2、技术是关键。基本的同步包括位同步、字同步和载波同步,有些系统还有帧同步。帧同步又称群同步,在数据通信中帧同步信号提取的好坏直接影响着整个数据流的解调质量。用VHDL语言编程实现帧同步信号提取电路,并仿真验证设计结果。主要技术指标:(1)分别给出帧同步信号提取电路的VHDL模型及源程序;(2)分别给出帧同步信号提取电路的程序仿真波形;(3)根据实验条件,完成部分电路的下载验证。成果形式:1、毕业设计论文;2、有关文档资料的电子版、程序源代码及样机。进度安排:2013.3.4-2013.3.10搜集相关资

3、料,完成开题报告2013.3.11-2013.4.10完成外文翻译及各子模块的建模及程序编写2013.4.11-2013.4.30进行总体程序的联调,进行中期检查2013.5.1-2013.5.15完成毕业论文初稿2013.5.16-2013.5.30修改毕业论文并定稿2013.6.1-2013.6.10准备毕业答辩的相关材料,完善毕业论文相关材料指导教师系(教研室)系(教研室)主任签名批准日期接受论文(设计)任务开始执行日期学生签名III基于CPLD/FPGA的帧同步信号提取电路建模设计【摘要】:本

4、文主要介绍基于CPLD/FPGA的帧同步信号提取电路的建模与设计方案,详细描述了帧同步信号提取电路各功能模块的工作原理。再利用硬件描述语言VHDL对各功能模块进行编译,本设计包括识别器模块、分频器模块、自动门限模块、状态触发器模块四个模块,利用VHDL语言进行设计的同时还需要用QuartusII进行仿真,最终得到仿真结果。【关键词】:CPLD;帧同步;工作原理;VHDLTheframesynchronizationsignalextractioncircuitmodelingdesignbasedon

5、CPLD/FPGA[Abstract]:ThispapermainlyintroducestheextractionandmodelingandcircuitdesignofframesynchronizationsignalbasedonCPLD/FPGA,adetaileddescriptionoftheframesynchronizationsignalextractioncircuitworkingprincipleofeachfunctionmodule.Usinghardwaredesc

6、riptionlanguageVHDLtocompileeachfunctionmodule,downloadtoverifythesimulationandtheexperimentalbox.[keyword]:CPLD;framesynchronization;workingprinciple;VHDLIII目录引言11.绪论21.1课题背景21.2EDA的相关介绍31.2.1EDA技术概念31.2.2EDA技术特点31.2.3EDA设计流程41.2.4EDA应用与发展趋势51.3VHDL简介6

7、1.3.1VHDL语言简述61.3.2VHDL的特点61.4QuartusII简介72.设计要求及方案论证92.1帧同步信号提取系统设计内容92.2帧同步信号提取系统设计要求92.3帧同步信号提取系统设计方案93设计过程与实现103.1帧同步信号提取系统控制的原理103.2帧同步信号提取系统功能模块103.2.1识别器的建模与实现103.2.2分频器模块13III3.2.3自动门限模块143.2.4状态触发器模块153.2.5顶层文件仿真和分析16结论18致谢18参考文献19附录A外文文献和翻译20附

8、录B总体电路图28附录C源程序29IIIXXXX学院毕业设计引言当今,有关数字信号方面的技术正飞速发展,它不但自成一门学科,更是以不同形式影响和渗透到其他学科。它与国民经济息息相关,与国防建设紧密相连;它影响或改变着我们的生产、生活方式,因此受到人们普遍的关注。同步是通信系统中一个重要实际的问题,在通信系统中同步具有相当重要的地位,通信系统能否有效的可靠的工作很大程度上依赖于有无良好的同步系统,同步系统性能的降低,会直接影响通信系统性能的降低,甚至是通信

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。