欢迎来到天天文库
浏览记录
ID:61528739
大小:256.50 KB
页数:10页
时间:2021-02-22
《实验七计数器及其应用.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、实验七计数器及其应用一.实验目的1.掌握中规模集成计数器的使用方法和功能测试方法2.运用集成计数器构成任意模值计数器3.掌握集成计数器的级连和功能扩展技术二.实验原理1.中规模十进制计数器本实验采用74LS192同步十进制可逆计数器。逻辑符号及引脚排列如图。QAQBQCQDCP-CP+CrABCDLDOBOC74LS19212345678910111213141516VDDVSSACr0B0CLDCDBQBQACP-CP+QCQD74LS192引脚说明:Cr异步清0,高有效;异步预置,低有效。CP+加法计数时钟输入;CP-减法计数时钟输入。0C为进位输出,进入1001状态后有负脉冲输出。0B为
2、借位输出,进入0000状态后有负脉冲输出。功能如表:CP+CP-LDCrQDQCQBQA1××10000××00DCBA1108421BCD加法计数110减法计数1110保持2.74LS192的级连扩展当计数模值>10时,需要多个计数器级连使用。其方法是用前级进位输出0C接后级的CP+,构成加法计数。例如:两片74LS192可构成10×10=100进制计数器,然后利用反馈清0法和反馈预置法构成≤100的任意进制加法计数器。0CQAQBQDQCQAQBQCQD74LS19274LS192CP+CP+ABDCABCD同理,也可以用两片74LS192实现100进制减法计数器,然后再利用反馈清0法和反
3、馈置数法构成模值≤100的任意进制减法计数器.见下图.CP-CP-0BQAQBQCQDQDQCQBQA0BABCDABCD74LS19274LS1923.用74LS192实现任意模值下图分别给出了用反馈清0法和反馈置数法构成的六进制加计数器。QDQCQBQA&CrCP+QAQBQCQDLDCP+&反馈清0法的六进制计数器反馈置数法的六进制计数器ABCD例:用74LS192实现24进制加法计数器CP+&QAQBQCQDQAQBQCQD0CCP+LDLDABCDABCD74LS19274LS192利用反馈置数法实现24进制计数器例:用74LS192实现24进制减法计数器CP-CP-OBOBABCD
4、LDQAQBQCQDQAQBQCQDABCDLD74LS19274LS19200100100≥1三.实验内容1.测试74LS192的逻辑功能CP+由单次脉冲源提供。Cr、、A、B、C、D分别接逻辑开关,QD、QC、QB、QA四个输出端接译码显示输入相应插口A、B、C、D。0C和0B接逻辑电平的显示插口。按功能表逐项测试并判断芯片的功能是否正常。①清0—令Cr=1,其他输入端为任意态,此时QD~QA全0,译码数字显示为0。清0后,置Cr=0。②置数—Cr=0,CP-和CP+任意,A、B、C、D输入任意一组二进制数,令=0,观察译码显示输出,预置功能是否完成,此后置=1。③加法计数—Cr=0,=C
5、P-=1,CP+接单次脉冲源。清0后送入10个单次脉冲,观察译码数字显示是否按照8421BCD码十进制状态转换,输出状态变化是否发生在CP+的上升沿。④减法计数—Cr=0,=CP+=1,CP-接单次脉冲源,参照③进行实验。2.用两片74LS192组成100进制加法计数器,输入1HZ连续计数脉冲,进行00~99累加计数并显示。3.用两片74LS192组成100进制减法计数器,输入1HZ连续计数脉冲,进行99~00递减计数并显示。4.用74LS192设计一个60进制加法计数器并搭接电路实验之。
此文档下载收益归作者所有