浙江农林大学EDA技术实验报告.doc

浙江农林大学EDA技术实验报告.doc

ID:61479401

大小:377.00 KB

页数:7页

时间:2021-02-03

浙江农林大学EDA技术实验报告.doc_第1页
浙江农林大学EDA技术实验报告.doc_第2页
浙江农林大学EDA技术实验报告.doc_第3页
浙江农林大学EDA技术实验报告.doc_第4页
浙江农林大学EDA技术实验报告.doc_第5页
资源描述:

《浙江农林大学EDA技术实验报告.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、浙江农林大学EDA技术实验报告3实验名称用原理图输入法设计8位全加器实验人员指导老师信息工程学院2011年3月21日5-4用原理图输入法设计8位全加器5-4.1实验目的:熟悉利用QuartusII的原理图输入方法设计简单组合电路,掌握层次化设计的方法,并通过一个8位全加器的设计把握利用EDA软件进行原理图输入方式的电子线路设计的详细流程。5-4.2实验原理:一个8位全加器可以由8个1位全加器构成,加法器间的进位可以串行方式实现,即将地位加法器的进位输出cout与相邻的高位加法器的最低进位输入信号cin想接。而一个1位全加器可以按照5.4节介绍来完成。5-4

2、.3实验内容1:完成半加器和全加器的设计。实验流程具体包括原理图输入、编译、综合、适配、仿真、实验板上的硬件测试。1、实验原理图(1)半加器实验原理图(2)全加器实验原理图2、全加器实验仿真图5-4.4实验内容2:建立一个更高层次的原理图设计。实验流程具体包括原理图输入、编译、综合、适配、仿真、实验板上的硬件测试。1、八位全加器实验原理图2、八位全加器实验仿真图5-4.5实验总结通过本次实验,我们进一步的熟悉了利用QuartusII的原理图输入方法设计简单组合电路,掌握了层次化设计的方法,并顺利完成通过一个8位全加器的设计把握利用EDA软件进行原理图输入方

3、式的电子线路设计的详细流程。通过理论和实践想结合,可以更加熟练的掌握技巧。在编写程序的时候遇到的问题也通过最后的硬件测试可以反映及时修改错误。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。