扫描显示电路设计.doc

扫描显示电路设计.doc

ID:61333598

大小:145.50 KB

页数:3页

时间:2021-01-25

扫描显示电路设计.doc_第1页
扫描显示电路设计.doc_第2页
扫描显示电路设计.doc_第3页
资源描述:

《扫描显示电路设计.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、项目六扫描显示电路设计班级:09电信姓名:曾珍学号:331.实训目标1)了解EDA-V+系统的使用方法,掌握8位七段数码管显示模块的工作原理。2)设计标准扫描驱动电路模块。3)在EDA-V+系统上实现一个两位数码显示秒表。2.实训步骤1)8位七段数码管显示电路参考代码如下:2)设计一个分频器,使其可以将10MHz时钟输入信号分别分为1KHz和1Hz两路输出信号。3)设计两位数码显示秒表,将60进制计数器、8位8位七段数码管显示电路和分频器连接起来,构建一个秒表电路。3.实训连线1)输入接口。1.1代表清零,启动信号CLR,EN的管脚分别连接开关。1.2代表计数时钟信号CLK的管脚同10MHz时

2、钟源相连。2)输出接口。1.3代表扫描显示的驱动信号管脚SCAN2,SCAN1,SCAN0接实验箱上的SEL0~SEL2,A…G接8位数码管显示模块的A~G。1.实训数据1)写出分频器的程序代码。libraryieee;useieee.std_logic_1164.all;useIEEE.STD_LOGIC_ARITH.ALL;useIEEE.STD_LOGIC_UNSIGNED.ALL;entityfenpinqiisport(clk_in:instd_logic;clk_1kHz:outstd_logic;clk_1Hz:outstd_logic);endfenpinqi;architec

3、turebehavoffenpinqiissignalcnt1k:naturalrange0to5000;signalcnt1:naturalrange0to;signalclk_1kHzr,clk_1Hzr:std_logic:='0';beginprocess(clk_in,clk_1kHzr,clk_1Hzr)beginifclk_in'eventandclk_in='1'thenifcnt1k=4999thencnt1k<=0;clk_1kHzr<=notclk_1kHzr;elsecnt1k<=cnt1k+1;endif;ifcnt1=thencnt1<=0;clk_1Hzr<=no

4、tclk_1Hzr;elsecnt1<=cnt1+1;endif;endif;clk_1kHz<=clk_1kHzr;clk_1Hz<=clk_1Hzr;endprocess;endbehav;2)记录用实现的显示秒表电路的原理图。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。