数字电路设计课件 第10讲 数字电路中的时序问题.ppt

数字电路设计课件 第10讲 数字电路中的时序问题.ppt

ID:60993649

大小:2.54 MB

页数:38页

时间:2021-01-18

数字电路设计课件 第10讲 数字电路中的时序问题.ppt_第1页
数字电路设计课件 第10讲 数字电路中的时序问题.ppt_第2页
数字电路设计课件 第10讲 数字电路中的时序问题.ppt_第3页
数字电路设计课件 第10讲 数字电路中的时序问题.ppt_第4页
数字电路设计课件 第10讲 数字电路中的时序问题.ppt_第5页
资源描述:

《数字电路设计课件 第10讲 数字电路中的时序问题.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字集成电路第九讲时序问题110.3同步时序2TimingDefinitions3LatchParametersDClkQDQClktc-qtholdPWmtsutd-qDelayscanbedifferentforrisingandfallingdatatransitionsT4RegisterParametersDClkQDQClktc-qtholdTtsuDelayscanbedifferentforrisingandfallingdatatransitions5同步时序原理67ClockUncertai

2、ntiesSourcesofclockuncertainty8一、偏差PositiveandNegativeSkew9PositiveSkewLaunchingedgearrivesbeforethereceivingedge10NegativeSkewReceivingedgearrivesbeforethelaunchingedge竞争现象永远不可能出现但是影响电路性能11HowtocounterClockSkew?设计一个偏差小的时钟网络是非常重要的!!!12估计该逻辑电路的污染延时和最大延时13二、时钟

3、抖动(clockjitter)时钟抖动是指在芯片上的某一个给定点上时钟周期发生暂时性的变化,即时钟周期在每个不同的周期上可以缩短或加长。时钟抖动是严格衡量时钟暂时不确定性的一项指标,并且经常针对某一给定点进行说明。抖动可以使用许多方法来衡量和表征,它是一个平均值为零的随机变量14ImpactofJitter最坏情况下,周期至周期抖动绝对值等于绝对抖动的2倍(2tjitter)15考虑时钟抖动时的时序要求时钟抖动直接降低了一个时序电路的性能。如果性能是一个电路的关键因素,应该严格把抖动限定在一定的范围内。16偏差

4、和抖动的共同影响17Clockskew>0时的维持时间约束条件:Clockskew>0时的约束条件:18Clockskew<0的情况时序分析结果与前面分析的情况一致负偏差会降低性能19三、ClockDistributionClockisdistributedinatree-likefashionH-tree20MorerealisticH-tree[Restle98]21TheGridSystemNorc-matchingLargepower22Example:DECAlpha211642321164Clock

5、ing2phasesinglewireclock,distributedglobally2distributeddriverchannelsReducedRCdelay/skewImprovedthermaldistribution3.75nFclockload58cmfinaldriverwidthLocalinvertersforlatchingConditionalclocksincachestoreducepowerMorecomplexracecheckingDevicevariationtrise=

6、0.35nstskew=150pstcycle=3.3nsClockwaveformLocationofclockdriverondiepre-driverfinaldrivers2425ClockSkewinAlphaProcessor262Phase,withmultipleconditionalbufferedclocks2.8nFclockload40cmfinaldriverwidthLocalclockscanbegated“off”tosavepowerReducedload/skewReduce

7、dthermalissuesMultipleclockscomplicateracecheckingtrise=0.35nstskew=50pstcycle=1.67nsEV6(Alpha21264)Clocking600MHz–0.35micronCMOSGlobalclockwaveform2721264Clocking28EV6ClockResultsGCLKSkew(atVdd/2Crossings)ps510152025303540455029龙腾R1的时钟树分布30时钟偏差和抖动的处理方法为使偏差最

8、小,可以采用H树或者更为一般的布线匹配的树结构,使从中央时钟分配源到单个钟控元件的时钟路径均衡。在采用时钟树布线时,必须使包括导线和晶体管负载在内的每条路径时钟负载相等。采用局部时钟网络(而不是树型布线)可以减小时钟偏斜,但代价是增加了电容负载和功耗。31时钟偏差和抖动的处理方法(续)如果与数据相关的时钟负载变化引起了显著的抖动,就应当使用时钟负载不受数据影响的差分寄存器。数据如果沿一

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。