常用的时序逻辑电路ppt课件.ppt

常用的时序逻辑电路ppt课件.ppt

ID:60737363

大小:2.11 MB

页数:74页

时间:2020-12-12

常用的时序逻辑电路ppt课件.ppt_第1页
常用的时序逻辑电路ppt课件.ppt_第2页
常用的时序逻辑电路ppt课件.ppt_第3页
常用的时序逻辑电路ppt课件.ppt_第4页
常用的时序逻辑电路ppt课件.ppt_第5页
资源描述:

《常用的时序逻辑电路ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、5.3.1寄存器移位寄存器寄存器单向移位寄存器双向移位寄存器寄存器的分类:一、寄存器四个同步RS触发器构成2.功能:74LS75真值表输入输出CPDQφφ保持111010011.逻辑图1、中规模寄存器74LS752、中规模寄存器74LS175四个维持阻塞D触发器构成2.功能:74LS175真值表输入输出RCPDQ0φφ011↑1101↑0011 0φQ01.逻辑图3、中规模寄存器CC4076异步置0、输出三态控制、保持2.CC4076功能:LDA+LDB=1装入数据LDA+LDB=0保持ENA=ENB=0输出允许ENA+ENB=1高阻RD=0清01.逻辑图74LS75、74L

2、S175、CC4076均为并行输入—并行输出二、移位寄存器假设4是低位寄存器,1是高位寄存器由D触发器的特性方程可知:在CP脉冲的作用下,低位触发器的状态送给高位,做高位的次态输出左移寄存器欲存入数码1011,1011采用串行输入,只有一个数据输入端?解决的办法:在CP脉冲的作用下,依次送入数码左移寄存器:先送高位,后送低位右移寄存器:先送低位,后送高位由于该电路为一左移寄存器,数码输入顺序为:1011CPQ4Q3Q2Q1欲存入数码1011即D1D2D3D4=101111(D1)×××20(D2)1(D1)××31(D3)0(D2)1(D1)×41(D4)1(D3)0(D2)

3、1(D1)1011CT74195功能表输入输出Q0Q1Q2Q33Q1↑0d0……d3φφ00001d0d1d2d33d101φφφφQ00Q10Q20Q3030Q1↑1φφ01Q0nQ0nQ1nQ2nn2Q1↑1φφ000Q0nQ1nQ2nn2Q1↑1φφ111Q0nQ1nQ2nn2Q0φφφφφφ……3RCPLDSHD0DJK1↑1φφ10n0QQ0nQ1nQ2nn2Q四位单向移位寄存器CT74195四位单向移位寄存器CT741951.清零:R=0时,输出为“0000”2送数:R=1,SH/LD=0时,当CP时,执行并行送数3右移:R=1,SH/LD=1时,CP时,执行

4、右移:Q0由JK决定,Q0Q1,Q1Q2,Q2Q3(二)功能(一)逻辑符号输       入输     出Q0Q1Q2Q30φφφφφφφ1 0φφφφφφ1 ↑φd0……d311φ0000保持d0d1d2d31QQQ1 ↑1φφ01φ0n1n2n1 ↑0φφ01φ0Q0nQ1nQ2nQQQ1 ↑φφφ1011n2n3n11 ↑φφφ100QQQ1n2n3n0RCPDSRD0……D3MBMADSL1 φφφφ00φ保持四位双向移位寄存器CT74194CT74194功能表注:0--最高位…...3--最低位1.当R=0时,异步清零2.当MA=MB=1时,并行送数3.当MA

5、=MB=0时,保持4.当MA=1,MB=0时,右移且数据从DSR端串行输入5.当MA=0、MB=1时,左移且数据从DSL端串行输入三、四位双向移位寄存器CT74194(二)功能(一)逻辑符号§5.4.2计数器分类同步异步任意进制移位寄存器型用来计算输入脉冲数目按触发器翻转方式:同步和异步计数器按编码方式:二进制、二—十进制、循环码计数器等按数字增减:加法、减法和可逆计数器按计数容量:十进制、六十进制计数器等1、计数器的分类返回2、同步计数器一、同步二进制计数器同步二进制加法计数器同步二进制减法计数器同步二进制可逆计数器二、同步十进制计数器返回一、同步二进制计数器原理:由二进制

6、加法运算规则可知,在一个多位二进制数的末尾加1时,若其中第i位以下各位皆为1时,则第i位及以下各位均改变状态。例:10000111+1——————————10001000最低4位数都改变了状态,而高4位未改变。1、同步二进制加法计数器原理如果用T触发器构成同步计数器时,则每次CP信号到达时,应使该翻转的那些触发器的输入控制端Ti=1,不该翻转的Ti=0;如果用T/触发器构成同步计数器时,则每次CP信号到达时只能加到该翻转的那些触发器的CP输入端上,而不能加到那些不该翻转的触发器。结论当计数器用T触发器构成时,第i位触发器输入端的逻辑式应为:Q0在每次输入计数脉冲时,都要翻转。

7、按照这一原理,即可设计一四位二进制同步加法计数器。各触发器的驱动方程:电路的输出方程:电路的状态方程:将上式代入T触发器的特性方程得到电路的状态状态转换表及状态转换图见教材P243,时序图为由时序图可见也叫做分频器。Q3每输入16个计数脉冲,产生一个进位信号,所以又把这个电路叫做十六进制计数器。计数器容量:计数器能计到的最大数。在实际生产的芯片中,还附加了一些控制电路,以增加电路的功能和使用的灵活性。如74161返回四位二进制同步计数器CT74161四个主从J-K触发器构成D3D0:数据输入端(高低

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。