《时序逻辑电路》ppt课件

《时序逻辑电路》ppt课件

ID:27326662

大小:1.45 MB

页数:79页

时间:2018-12-01

《时序逻辑电路》ppt课件_第1页
《时序逻辑电路》ppt课件_第2页
《时序逻辑电路》ppt课件_第3页
《时序逻辑电路》ppt课件_第4页
《时序逻辑电路》ppt课件_第5页
资源描述:

《《时序逻辑电路》ppt课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第7章时序逻辑电路第7章时序逻辑电路第1节双稳态触发器第2节寄存器第3节计数器第4节555定时器及其应用第5节时序逻辑电路应用举例第7章重点各种触发器,包括符号、功能、触发方式数码寄存器、移位寄存器的电路组成和工作原理计数器的电路组成和工作原理(加法计数器、减法计数器、二进制、十进制、其它进制)555定时器的三种基本应用时序逻辑电路:含有双稳态触发器的逻辑电路称为时序逻辑电路双稳态触发器是数字电路的基本部件之一,它具有记忆和存储的功能。有记忆功能第1节双稳态触发器双稳态触发器(简称触发器)是由门电路加上适当的反馈而构成的逻辑部件。触

2、发器输出端有两种可能的稳定状态:0、1触发器的输出状态不只取决于当时的输入,还与以前的输出状态有关;它是有记忆功能的逻辑部件。一、RS触发器&DG1&DG1反馈两个输入端两个输出端QQSDRD1、基本RS触发器&DG1&DG2输入RD=0,SD=1时若原状态:11001010输出仍保持:&DG1&DG2输入RD=0,SD=1时若原状态:01111010输出变为:输入RD=1,SD=0时若原状态:10101011输出变为:&DG1&DG2输入RD=1,SD=0时若原状态:00110101输出保持:&DG1&DG2输入RD=1,SD=1

3、时若原状态:10111001输出保持原状态:&DG1&DG2输入RD=1,SD=1时若原状态:01110110输出保持原状态:&DG1&DG2输入RD=0,SD=0时0011输出全是1但当RD=SD=0同时变为1时,翻转快的门输出变为0,另一个不得翻转。&DG1&DG2基本触发器的功能表基本RS触发器的输出状态随时随输入状态的变化而变化,是由输入端直接以电平的方式触发改变触发器的状态,是直接低电平触发方式,逻辑符号中输入端靠近矩形框处的非号“○”说明它是用低电平触发。2、钟控RS触发器&DG1&DG2&DG3&DG4CP时钟信号直接

4、置0或置1RDSDRSCQ&DG1&DG2&DG3&DG4CPCP=0时011触发器保持原态CP=1时1&DG1&DG2&DG3&DG4CPRS触发器的功能表简化的功能表Qn+1---下一状态(CP过后)Qn---原状态同步RS触发器是电平触发方式,在CP的高电平期间,触发器的输出随输入的变化而变化;在CP的低电平期间,输入信号被封锁,触发器保持不变。由于控制门的倒相作用,同步RS触发器是用高电平去复位和置位的。例:画出RS触发器的输出波形。CPRSQSetReset使输出全为1CP撤去后状态不定KJJK触发器的功能最完善,有两个控

5、制端J、K。二、JK触发器R2S2CF从R1S1CF主CP1JK触发器的结构JK触发器的功能=0=0被封锁保持原态J=K=0时:KJR2S2CF从R1S1CF主CP1JK触发器的功能=1=1相当于T触发器T=1J=K=1时:KJR2S2CF从R1S1CF主CP1JK触发器的功能=0=1Qn=0时01Qn+1=11J=1,K=0时:分两种情况(Q=0,Q=1)KJR2S2CF从R1S1CF主CP1JK触发器的功能=0=1Qn=1时1000F主被封保持原态Qn+1=1KJR2S2CF从R1S1CF主CP1JK触发器的功能=1=0Qn+1

6、=0同样原理:J=0,K=1时:KJR2S2CF从R1S1CF主CP1功能表逻辑符号RDSDCQKJ时序图CPKJQJQ保持翻转1、什么是双稳态触发器?2、触发器有哪几种触发方式?3、什么是空翻现象?习题:P3727.6.3,7.6.5思考题三、D触发器D&c&d&a&bCP输入端CP=0时,a、b门被堵,输出保持原态:011保持D&c&d&a&bCPCP=1时,a、b门被打开,输出由D决定:若D=01011001D&c&d&a&bCPCP=1时,a、b门被打开,输出由D决定:若D=11100110D&c&d&a&bCP功能表逻辑

7、符号RDSDDCQ例:画出D触发器的输出波形。CPDQ四T触发器T触发器的真值表TQn+10Qn1QnT=1时,每来一个CP脉冲触发器就翻转一次T触发器具有记忆功能和计数功能RDSDDCQT′触发器RDSDCQKJTT触发器P346例子S集成D触发器及其应用例:四人抢答电路。四人参加比赛,每人一个按钮,其中一人按下按钮后,相应的指示灯亮。并且,其它按钮按下时不起作用。电路的核心是74LS175四D触发器。它的内部包含了四个D触发器,各输入、输出以字头相区别,管脚图见下页。CLRDCPQCLRDCPQCLRDCPQCLRDCPQ1Q1

8、D2Q2DGND4Q4D3Q3D时钟请零UCC公用清零公用时钟74LS175管脚图+5VD1D2D3D4CLRCP&1&2&3清零CP赛前先清零0输出为零发光管不亮D1D2D3D4CLRCP+5V&1&2&2清零CP1反相端都为11开

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。